- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
组成第九讲--存储器组织
河北经贸大学 信息技术学院 1个存储器的芯片的容量是有限的,它在字数或 字长方面与实际存储器的要求都有很大差距, 所以需要在字向和位向进行扩充才能满足需要。 (1) 位扩展(并联ram组织) 位扩展指的是用多个存储器器件对字长进行扩充。 位扩展的连接方式是将多片存储器的地址、片选CS、读写控制端R/W相应并联,数据端分别引 出。 计算机组成原理 河北经贸大学 信息技术学院 (2) 字扩展(串联ram组织) 字扩展指的是增加存储器中字的数量。静态存 储器进行字扩展时,将各芯片的地址线、数据 线、读写控制线相应并联,而由片选信号来 区分各芯片的地址范围。 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 (3) 字位扩展 实际存储器往往需要字向和位向同时扩充。一个存储器的容量为M×N位,若使用L×K位存储器芯片,那么,这个存储器共需要M/L×N/K个存储器芯片。 一个小容量存储器与CPU的连接方式如图所示。 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 地址复用的ram组织 大规模集成电路技术 使得一个芯片能够集 成更多的存储单元, 地址线也随之增加, 为保持封装芯片外体 积不变,可以不增加 地址引脚,采用地址 码分两次送入的结 构,即地址复用。 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 并行主存系统 并行主存系统提高了存储信息位的能力,加 速了从主存读出信息到cpu的平均速度,有益 于解决主存和cpu之间的速度差别。 计算机组成原理 河北经贸大学 信息技术学院 并行主存系统分为 单体多字方式和多 体并行方式。 当并行的存储器共 用一套地址寄存器 和译码电路时称之 为单体多字形式。 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 4.9 多体交叉存储器 4.9.1 编址方式 计算机中大容量的主存,可由多个存储体组成,每个体都具有自己的读写线路、地址寄存器和数据寄存器,称为“存储模块”。这种多模块存储器可以实现重叠与交叉存取。如果在M个模块上交叉编址(M=2m),则称为模M交叉编址。通常采用的编址方式如图所示。设存储器包括M个模块,每个模块的容量为L,各存储模块进行低位交叉编址,连续的地址分布在相邻的模块中。第i个模块Mi的地址编号应按下式给出:M j+i 其中,j=0,1,2,…,L-1;i=0,1,2,…,M-1 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 多体交叉存储器的分时工作原理 两种方法: 1)分时读取 2)同时读取,分时传送 计算机组成原理 河北经贸大学 信息技术学院 计算机组成原理 河北经贸大学 信息技术学院 双口存储器 计算机组成原理 河北经贸大学 信息技术学院 * 河北经贸大学 信息技术学院 *
原创力文档


文档评论(0)