- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理及应用-第二章8086微处理器12-13-1
五、80386保护方式下存储器管理 线性地址到物理地址的转换 五、80386保护方式下存储器管理 段选择子 偏移地址 段描述子 线性地址 物理地址 目录 表 偏移量 页目录 逻辑地址 页表 分段 分页 分段机制:段的大小可以选择,可随数据结构和代码模块的大小确定,使用灵活。 分页机制:分配内存空间时,不是把每一段按连续整体存放,而是把每段再分成若干个页面,每一段不必占据连续的内存空间,充分利用存储器空间。 五、80386保护方式下存储器管理 六、流水线技术 流水线:把每条指令分为若干个顺序的操作(如取指、译码、执行等),每个操作分别由不同的处理部件(如取指部件、译码部件、执行部件等)来完成。 这样构成的微处理器,可以同时处理多条指令。 对于每个处理部件来说,每条指令的同类操作(如取指令)就像流水一样连续被加工处理。 采用流水线方式可以显著提高计算机的处理速度。 六、流水线技术 80386的四级流水线 六、流水线技术 Pentium处理器的流水线由分别称为“U”和“V”的两条指令流水线构成(双流水线结构),其中每条流水线都拥有自己的地址生成逻辑、ALU及数据Cache接口。 Pentium处理器可以在一个时钟周期内同时发送两条指令进入流水线。 通常称这种具有两条或两条以上能够并行工作的流水线结构为超标量(superscalar)结构。 六、流水线技术 超标量流水线、内部高速缓存、分支指令预测逻辑、浮点运算单元 本章小结 8086CPU的编程结构 8086CPU的系统配置 8086CPU的操作时序 掌握编程结构、存储器组织,熟记寄存器 建立周期、最小、最大系统概念, 理解引脚信号的功能 了解时序,能够分析最小系统的读、写总线周期时序 * 1.简述8086CPU的构成与工作过程 2.计算34-89,该运算结束后,FR中状态位分别为什么? 3.8086CPU为什么要分段,怎样分段?若现有CS=434EH, DS=12A6H, ES=12A6H, SS=01A6H , IP=01A6H , SP=100H, SI=2000H, DI=5000H,按如下要求计算物理地址并示意出相对位置。 (1)求当前段的段首和段末地址(设每段64K); (2)若下一条指令为数据串传送指令,且DF=0,下一条指令的地址,源数据串的首地址,目的数据串的首地址; (3) 堆栈栈顶指针的地址 作业 * 4. 什么是8086CPU的最小和最大工作系统。 什么是8086的时钟周期和总线周期,它们之间有什么关系? 8086CPU读/写存储器或I/O接口,用什么控制信号线区别? 8086CPU为什么要将存储器进行奇偶分体? 为什么在8086CPU微机系统中地址总线要用地址锁存器产生? 当接到RESET信号时, 8086CPU进行了说明操作? 10. 请将如下的数据顺序存放到数据段2000H开始的地址单元中。41H,43H,1342H,39H,45AEH,95H,0FDC9A56H,说明哪些是字对准存放,哪些是字不对准存放。 * 三、8086的存储器组织 * 三、8086的存储器组织 (2)8086 按字节组织(一个单元存放一个字节) 字的存放, 低8位在前, 高8位在后,连续存放 将字的低位存放在偶地址的存放叫字对准存放; 将字的低位存放在奇地址的存放叫字不对准存放。 34H 12H 12H 10000H 10001H 34H 20002H 20001H 字对准存放 字不对准存放 10000H 10002H 10001H 10003H 20001H 20002H 15 8 7 0 20003H 20000H 12H 34H 12H 34H 对规则字的存取可在一个总线周期内完成,非规则字的存取则需两个总线周期。 * 四、8086的总线周期 时钟周期T:计算机中最基本的时间单元,由计算机主频决定。例:8086主频5M,则时钟周期为1/5M=200ns 总线周期:CPU对内存或I/O接口进行一次读/写的操作称做执行一个总线周期,最基本的总线周期包括四个时钟周期。 T1 T2 T3 T4 1~n个TW CLK 一个总线周期=4T+nTW * §2.3 8086的工作模式和引脚信号 一、最大模式和最小模式 二、8086的引脚信号和功能 三、8086CPU的特点 * 一、最大模式和最小模式 最小模式:只有一个CPU,所有的总线控制信号都直接由这个CPU产生。MN/MX接+5V。 最大模式:包括两个以上的CPU,8086
文档评论(0)