数字电子钟仿真.pdfVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子钟仿真.pdf

数字电子钟课程总结 题目:基于 Multisim10.0 的多功能电子钟的设计与仿真 学 院: 电子工程学院 专 业: 电子信息工程 学 号: 20121271008 姓 名: 卫丽业 指导教师: 蒋品群 2014 年 05 月 I 基于 Multisim10.0 的多功能电子钟的设计与仿真 摘 要: 数字钟是由555定时器电路产生1KHz秒时钟信号, 经过分频器分 频后输出稳定的秒脉冲, 作为时间基准。秒计数器满60向分计数 器进位,分计数器满60向时计数器进位, 时计数器以24为一个周 期。计数器的输出经译码器送到数码管显示,可将时、分、秒在相 应位置正确显示。计时出现误差或者调整时间时可以用校时电路 进行时、分的调整,并实现整点报时功能。 关键词: 数字钟 分频器 译码器 校时电路 整点报时电路 定时器 1.概述 主要是通过 Multisim10.0 软件作为应用平台,设计出电子数字钟逻辑 电路,并在这个平台上进行仿真,验证它的工作状态是否正常,以实现要求 的功能电路。 1.1 研究目标与任务 设计一个 24 小时制的数字时钟。要求计时、显示精确到秒、有校时功 能,采用中小规模集成电路设计。 1.2 研究步骤 (1)根据要求,设计出比较合理的方案,选取合适的硬件器件,熟悉 各个器件的性能; (2)通过 Multisim10.0 软件进行仿真和调试; (6)实验总结。 2.总体设计和电路框图 2.1 设计思路 1).由秒时钟信号发生器、计时电路、校时电路和整点报时电路构成。 2).秒时钟信号发生器可由 555 定时器构成。 3).计时电路中采用两个 60 进制计数器分别完成秒计时和分计时;24 进制 计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。 4).校时电路采用开关控制时、分计数器的时钟信号为校时脉冲以完成校 时。 2.2 电路框图 1 图 1. 数字钟电路框图 3.子模块具体设计 3.1 由555 定时器构成的 1KHz 信号发生器。 由下面的电路图产生 1Hz 的脉冲信号作为总电路的初输入时钟脉冲。 图2. 时钟信号发生电路 2 3.2 秒脉冲产生电路 我们这里是通过三个 74LS160N 将 555 多谐振荡器产生的 1KHz 信号进 行三级分频,第一级输出为 100Hz,第二级输出为 10Hz,第三级输入是 1Hz 的秒脉冲时钟信号。 图 3.千分频秒脉冲产生仿真图 3 图4 千分频秒脉冲产生仿真波形图 3.3 分、秒计时电路及显示部分 在数字钟的控制电路中,分和秒的控制都是一样的,都是由一个十进 制计数器和一个六进制计数器串联而成的,在电路的设计中我采用的是统 一的器件 74LS160D 的反馈置数法来实现十进制功能和六进制功能,根据

您可能关注的文档

文档评论(0)

tangtianbao1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档