- 1、本文档共67页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
MAX10FPGA配置用户指南-Altera
MAX 10 FPGA 配置用户指南
订阅 UG-M10CONFIG 101 Innovation Drive
2016.10.31 San Jose, CA 95134
反馈
内容
MAX 10 FPGA 配置概述 1-1
MAX 10 FPGA 配置方案和功能2-1
配置方案2-1
JTAG 配置2-1
内部配置2-2
配置功能2-10
远程系统更新2-10
配置设计安全2-17
SEU 缓解与配置错误检测2-20
配置数据压缩2-24
配置详细信息2-25
配置序列2-25
MAX 10 配置管脚2-28
MAX 10 FPGA 配置设计指南 3-1
双用配置管脚 3-1
指南:复用配置管脚3-1
使能双用管脚 3-2
使用JTAG 对MAX 10 器件进行配置3-2
JTAG 配置设置3-3
JTAG 配置中的ICB 设置3-5
使用内部配置对MAX 10 器件进行配置 3-5
选择内部配置模式 3-6
.pof 和ICB 设置 3-6
将.pof 文件编程到内部闪存3-8
在 Quartus Prime 软件中实现ISP 钳位3-8
创建IPS 文件3-9
执行IPS 文件3-9
通过用户逻辑访问远程系统更新3-9
错误检测3-11
验证错误检测功能 3-11
使能错误检测3-12
通过用户逻
文档评论(0)