- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
-
第五章习题
1(分)
J0=1,K0=1 J1=Q0 Q2’,K1=Q0 J2=Q0Q1 K2=Q0 F=Q0Q2
将驱动方程代入JK触发器的特性方程中状态方程
状态转换表计算错一个状态减1分。
Q2 Q1 Q0 Q*2Q*1 Q*0 0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1 0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
0 0 0
1 1 1
0 0 0
该电路实现的是同步6进制加法计数器。
2、(12分) 一个同步计数器的波形如图所示。画出此计数器的状态转换图;选用JK触发器设计此计数器,写出主要设计过程
⑵总次态卡诺图(Q1Q0)和分解次态卡诺图
Q1*卡诺图 Q0*卡诺图
即
所以,逻辑图如下:
3(分)
要求(1)简述设计步骤;
(2)画出逻辑电路图。
解:(1)
次态卡诺图
状态方程:Q2*=Q1Q0 Q1*=Q0 Q0*=Q2′
输出方程:F=Q2Q1Q0′
A B C D Y 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 ⅹ 0 1 0 0 0 0 1 0 1 1 0 1 1 0 0 0 1 1 1 ⅹ 1 0 0 0 0 1 0 0 1 0 1 0 1 0 1 1 0 1 1 ⅹ 1 1 0 0 ⅹ 1 1 0 1 ⅹ 1 1 1 0 ⅹ 1 1 1 1 ⅹ 驱动方程?:J2=Q1Q0 K2=(Q1Q0)′ , J1=Q0 K1=Q0′ , J0=Q2′ K0=Q2
(2)逻辑电路:
4、分析如图所示时序电路,要求写出触发器构成的时序逻辑电路的驱动方程、状态方程,给出状态转换真值表和状态转换图,分别说明触发器构成的时序电路的功能和组合电路的功能;说明该电路的总体功能。
0 0 0 0 0 1
0 0 1 0 1 0
0 1 0 0 1 1
0 1 1 1 0 0
1 0 0 1 0 1
1 0 1 1 1 0
1 1 0 1 1 1
1 1 1 0 0 0
000 001 010 011 100 101 110 111
触发器构成`3位2进制计数器
总体构成节拍脉冲发生器(顺序脉冲发生器)。
5、11、(5分)D触发器组成的可控分频电路如图所示。回答下列问题:
(1)当X=1时,画出Q1,Q2,Q3的波形图。设触发器的初始状态均为0,触发器及门的传输延迟时间忽略不计。
(2)当控制信号X为0或1时,输出端Q3可分别获得对CLK的多少分频信号。
答案:
(1) 当X=1时,D触发器输出波形为: (3分)
(2) 当X=1时,Q3可获得CLK的7分频信号; (1分)
当X=0时,Q3可获得CLK的8分频信号。 (1分)
备注:如果按周期回答,正确的同样给分。
6、(共10分)试用边沿JK触发器和与非门电路实现产生1011010的序列脉冲发生器。
解: 要产生1011010序列,需要7个脉冲序列,所以需要设计7进制计数器,设7进制计数器状态转化图为
则Q的次态卡诺图为:
由JK触发器特性方程:
得:
7(6分)分析如图所示由4位双向移位寄存器74LS194构成的电路功能,列出状态转换图,写出电路完成的功能。
解:
0000 0001 0011 0111 1111 1110 1100 1000
电路完成1110001序列发生。
7.已知74HC194的部分功能表见表1,分析图7所示电路的功能。
图7
表1 74HC194部分功能表
输 入 输 出 Q0 Q1 Q2 Q3 0 × × × × × ×
文档评论(0)