微机原理及应用第5章半导体存储器.ppt

  1. 1、本文档共44页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理及应用第5章半导体存储器要点

* * * * * * * * * * * * * * * * * * * * * * * * * * * 第5章 半导体存储器 5.4 存储器连接与扩充应用 ?存储器芯片选择/电平-时序配合/负载驱动/读写逻辑/效率 5.4.2存储器容量扩充-存储器单元数扩充(扩充数量) 4片8K×8b-6264构成32K×8b(地址:0000-7FFFH) 6000 4000 2000 0000 7FFF 5FFF 3FFF 1FFF A14 A13=00,01,10,11 A12~A0: 000…00~111...11 第5章 半导体存储器 5.4 存储器连接与扩充应用 ?存储器芯片选择/电平-时序配合/负载驱动/读写逻辑/效率 5.4.3 RAM存储模块--存储器扩充实例 模块:不同的标准(机械/电气) 30线(8+1位)SIMM, 72线(32+4位)SIMM; 168线、184线、240线(64+8位)DIMM (DDR,DDR2..) 参考P219 扩充 原理图 240线 内存条 第5章 半导体存储器 5.5 CPU与存储器的典型连接 8086/8088典型连接--地址线、数据线和控制线 地址分配和片选问题 关键:正确的地址译码 ?存储器:两级译码:片内(低地址)-片选(高位地址) 片选译码:全译码;部分译码;线选译码 译码器(Decoder) 将每个代码译成一个特定输出的信号的电路---翻译原意 ? A0 A1 An-1 (0….00) (0….01) (1….11) 2n个输出状态 n位编码信号 =Decoder= 第5章 半导体存储器 5.5 CPU与存储器的典型连接 8086/8088典型连接--地址线、数据线和控制线 地址片选译码:全译码 片内寻址未用的全部高位地址线都参加译码,产生片选信号 全译码 00000H ~01FFFH 02000H ~03FFFH 例:A19~A15=00000  A14A13=00,01,10,11   A12~A0 片内译码 第5章 半导体存储器 5.5 CPU与存储器的典型连接 8086/8088典型连接--地址线、数据线和控制线 地址片选译码:全译码 片内寻址未用的全部高位地址线都参加译码,产生片选信号 译码器:逻辑器件3-8译码器或可编程逻辑器件 74LS138 0#:00000 ~01FFFH 例: A19~A15=00000  A14A13=00,01,10,11   A12~A0 片内译码 1#:02000 ~03FFFH 2#:04000 ~05FFFH 3#:06000 ~07FFFH 第5章 半导体存储器 5.5 CPU与存储器的典型连接 8086/8088典型连接--地址线、数据线和控制线 地址片选译码:部分译码 片内寻址未用的一部分高位地址参与译码,产生片选信号 例:A19~A15=XXXXX  A14A13=00,01,10,11   A12~A0 片内译码 部分译码(0#) 00000~01FFFH 08000~09FFFH ?A19~A15=00000   00001 :    11111 25个译码 ?地址重叠 10000~09FFFH = = = 32段 …… 基本地址?高位地址信号全为0 第5章 半导体存储器 5.5 CPU与存储器的典型连接 8086/8088典型连接--地址线、数据线和控制线 地址片选译码: 线选译码 线选法就是高位地址线不经过译码,直接分别接各存储器芯片的片选端来区别各芯片的地址 例: A16~A13用作片选, A19~A17=XXX (000~111任意) 线选译码 芯片 A19~A17 A16~A13 A12~A0 地址范围 0# 000 0111 00…0~11…1 0E000H~0FFFFH 1# 000 1011 00…0~11…1 16000H~17FFFH 2# 000 1101 00…0~11…1 1A000H~1BFFFH 3# 000 1110 00…0~11…1 1C000H~1DFFFH ?地址重叠 各芯片地址一般不连续的。 第5章 半导体存储器 5.5 CPU与存储器的典型连接 80386/Pentium典型连接—32位数据读写 地址对齐(Adjustment) =16位数据的存放地址为2的倍数(偶数地址,A0=0),32位数据的存放地址为4的倍数(A1=A0=0

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档