第8篇 系统总线(计算机组成原理课件).pdfVIP

第8篇 系统总线(计算机组成原理课件).pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Ch 8: System Bus 系统总线 总线基本概念 总线设计要素 总线标准 总线互连结构 总线的分类 °总线在各层次上提供部件之间的连接和交换信息通路 °分为以下几类: • 芯片内总线:在芯片内部各元件之间提供连接 - 例如,CPU芯片内部,各寄存器、ALU 、指令部件等之间有总线相连 • 系统总线:在系统主要功能部件(CPU 、MM和各种I/O控制器)间提供连接 - 单总线结构 – 将CPU、MM和各种I/O适配卡通过底板总线(Backplane Bus)互连,底板总 线为标准总线(Industry standard) - 多总线结构 – 将CPU、Cache、MM和各种I/O适配卡用局部总线、处理器-主存总线、高 速I/O总线、扩充I/O总线等互连。主要有两大类: Processor- Memory Bus (Design specific or proprietary) » 短而快,仅需与内存匹配,使CPU-MM之间达最大带宽 I/O Bus (Industry standard) » 长而慢,需适应多种设备,一侧连接到Processor- Memory Bus 或 Backplane Bus,另一侧连到I/O控制器 (注:Intel公司在推出845、850等芯片组时,对“System Bus”有专门的定义,将 处理器总线称为前端总线(Front Bus)或系统总线) • 通信总线:在主机和I/O设备之间或计算机系统之间提供连接 SKIP io.2 2010年4月5 日星期一 Intel 体系结构中特指的“系统总线” 北桥芯片组把处理器–存储器总线分成了两个总线: 处理器总线(系统总线,前端总线) 存储器总线 BACK io.3 2010年4月5 日星期一 系统总线的组成 ° 系统总线通常由一组控制线、一组数据线和一组地址线构成。也有些总线没有单独的地址 线,地址信息通过数据线来传送,这种情况称为数据/地址复用。 • 数据线(Data Bus):承载在源和目部件之间传输的信息。数据线的宽度反映一次能 传送的数据的位数。 • 地址线(Address Bus ) :给出源数据或目的数据所在的主存单元或I/O端口的地址。 地址线的宽度反映最大的寻址空间。 • 控制线(Control Bus) :控制对数据线和地址线的访问和使用。用来传输定时信号 和命令信息。典型的控制信号包括: - 时钟(Clock):用于总线同步。 - 复位(Reset):初始化所有设备。 - 总线请求(Bus Request):表明发出该请求信号的设备要使用总线。 - 总线允许(Bus Grant):表明接收到该允许信号的设备可以使用总线。 - 中断请求(Interrupt Request):表明某个中断正在请求。 - 中断回答(Interrupt Acknowledge) :表明某个中断请求已

文档评论(0)

kehan123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档