第5节习题讲评(清).ppt

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
习题讲评 计算机组成原理 习题串讲 习题讲评 5-10 一个1K×8的存储芯片需要多少根地址线、数据输入线和输出线? 习题讲评 ⑴ 芯片数量= =128(片) 习题讲评 5-14 已知某机字长8位,现采用半导体存储器作主存,其地址码为16位,若使用1K×4的SRAM芯片组成该机所允许的最大主存空间,并采用存储模板结构形式。 ⑴ 若每块模板容量为4K×8,共需多少块存储模板? ⑵ 画出一个模板内各芯片的连接逻辑图。 习题讲评 ⑵ 模板内连接逻辑图 习题讲评 5-16 现有如下存储芯片:2K×1的ROM;4K×1的RAM;8K×1的ROM。若用它们组成容量为16KB的存储器,前4KB为ROM,后12KB为RAM,地址码采用16位。试问: ⑴ 各种存储芯片分别用多少片? ⑵ 正确选用译码器及门电路,并画出相应的逻辑结构图。 ⑶ 指出有无地址覆盖现象。 习题讲评 ⑴RAM 习题讲评 ⑵地址分配 A15 A14 A13 A12 A11 A10~A0 X X 0 0 0 —— 2KB ROM X X 0 0 1 —— 2KB ROM X X 0 1 ——— 4KB RAM X X 1 0 ——— 4KB RAM X X 1 1 ——— 4KB RAM ⑶有地址覆盖。 习题讲评 习题讲评 5-17 用容量为16K×1的DRAM芯片构成64KB的存储器。要求: ⑴ 画出该存储器的结构框图。 ⑵ 设存储器的读、写周期均为0.5?s,CPU在1?s内至少要访存一次。试问采用哪种刷新方式比较合理?相邻两行之间的刷新间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少? 习题讲评 存储器的结构框图 习题讲评 ⑵比较三种不同的刷新方式,可以发现不可采用集中刷新方式,因为集中刷新方式有死区,不能保证CPU在1?s内至少要访存一次。采用分散和异步刷新方式都可以,但异步刷新方式更合理。 16K×1的DRAM芯片的内部结构为128×128的矩阵,所以: 相邻两行之间的刷新间隔= =15.625?s 全部存储单元刷新一遍所需的实际刷新时间 =0.5?s×128=64?s 习题讲评 5-18 有一个八位机,采用单总线结构,地址总线16位(A15~A0),数据总线8位(D7~D0),控制总线中与主存有关的信号有MREQ(低电平有效允许访存),R/W(高电平为读命令,低电平为写命令)。 主存地址分配如下:从0~8191为系统程序区,由ROM芯片组成;从8192~32767为用户程序区;最后(最大地址)2K地址空间为系统程序工作区。(上述地址均用十进制表示,按字节编址) 习题讲评 现有如下存储芯片:8K×8的ROM;16K×1、2K×8、4K×8、8K×8的SRAM。请从上述规格中选用芯片设计该机主存储器,画出主存的连接框图,并请注意画出片选逻辑及与CPU的连接。 习题讲评 主存地址分配如下 习题讲评 A15 A14 A13 A12 A11 A10~A0 0 0 0 ———— 8KBROM 0 0 1 ———— 8KBRAM 0 1 0 ———— 8KBRAM 0 1 1 ———— 8KB RAM 1 1 1 1 1 ——— 2KBRAM 习题讲评 逻辑 框图 计算机组成原理 北京理工大学计算机科学技术学院 计算机组成原理 * 5-13 现有1024×1的存储芯片,若用它组成容量为16K×8的存储器。试求: ⑴ 实现该存储器所需的芯片数量。 ⑵ 若将这些芯片分装在若干块板上,若每块板的容量为4K×8。该存储器所需的地址码总位数是多少?其中几位用于选板?几位用于选片?几位用作片内地址? 1K×8的存储芯片共需地址线10根,数据输入/输出线8根。 16K×8 1K×1 ⑵ 存储芯片

文档评论(0)

xuefei111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档