- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VHDL语言的描述语句
* VHDL语言的描述语句 【例6.16】使用函数定义FUNCTION语句描述求最小数电路。 ARCHITECTURE example16 OF min IS FUNCTION min ( a, b: IN STD_LOGIC_VECTOR) RETURN STD_LOGIC_VECTOR; FUNCTION min ( a, b: IN STD_LOGIC_VECTOR) RETURN STD_LOGIC_VECTOR IS BEGIN IF ( a b) THEN RETURN a; ELSE RETURN b; END IF; END min; BEGIN Y = min( A,B ); END example16; --定义函数首 --定义函数体 * VHDL语言的描述语句 用来结束子程序的执行,无条件跳转到子程序的结束处。 子程序返回语句只能用于子程序体中,有两种格式。 3. 子程序返回语句 该语句为无条件返回,只能用于过程。 格式1: RETURN; 该语句只能用于函数,返回时给出一个函数返回值。 格式2: RETURN 表达式 ; * VHDL语言的描述语句 (1)块语句的格式 块语句是将结构体中并行语句进行组合的一种方法。 块标号 : BLOCK [(块保护表达式)] 接口说明; 类属说明; BEGIN 并行语句; END BLOCK 块标号 ; 格式: 保护表达式 是可选项,它是一个布尔表达式。保护表达式的作用是:只有当其为真时,该块中的语句才被启动执行;否则,该块中的语句不被执行。 BLOCK语句 中所描述的各个语句是可以并行执行的,它和书写顺序无关。 * VHDL语言的描述语句 (2)块语句的应用 利用块语句可以将结构体中的并行语句划分成多个并行方式的子块,每一个子块都是一个独立的设计实体,具有自己的类属参数和界面端口,以及与外部环境的衔接描述。 块语句还可以实现嵌套,内层的块语句可以使用外层块语句所定义的信号,但外层块语句不能使用内层块语句定义的信号。 * VHDL语言的描述语句 运算电路的输入为A和B,输出为SUM(八位和)、SUB(八位差),以及进位CO和借位BO。 【例6.12】试用块语句设计一个运算电路,包括一个八位加法器和一个八位减法器。 LIBRARY IEEE; USE IEEE.STD LOGIC 1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY add_sub IS PORT(A, B: IN STD LOGIC_VECTOR(7 DOWNTO 0); SUM, SUB: OUT STD LOGIC_VECTOR(7 DOWNTO 0); CO, BO: OUT STD LOGIC); END add_sub; * VHDL语言的描述语句 【例6.12】试用块语句设计一个运算电路,包括一个八位加法器和一个八位减法器。 ARCHITECTURE example12 OF add_sub IS SIGNAL AA,BB,SM,SB: STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN AA = ‘0’A; BB = ‘0’B; WITH s SELECT ADDER: BLOCK BEGIN SM = AA + BB; SUM = SM( 7 DOWNTO 0 ); CO = SM( 8 ); END BLOCK ADDER; -- ADDER块行为描述语句 -- 运算结果送入SUM -- 进位送入CO * VHDL语言的描述语句 【例6.12】试用块语句设计一个运算电路,包
文档评论(0)