《计算机组成与体系结构》赵姝、陈洁、段震、陈付龙、刘路路第5章控制器课案.pptx

《计算机组成与体系结构》赵姝、陈洁、段震、陈付龙、刘路路第5章控制器课案.pptx

  1. 1、本文档共166页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成与体系结构; 5.1 控制器的功能和基本结构 5.2 时序系统与控制方式 5.3 微程序控制 5.4 硬布线控制 5.5 典型微处理器 本章习题 ;;2016/5/10; 5.1.1 控制器的功能 5.1.2 控制器的组成 5.1.3 寄存器的组织 5.1.4 控制器的硬件实现 ;5.1.1 控制器的功能;5.1.2 控制器的组成;5.1.2 控制器的组成;5.1.2 控制器的组成;5.1.2 控制器的组成;5.1.3 寄存器的组织;5.1.3 寄存器的组织;5.1.3 寄存器的组织;5.1.3 寄存器的组织;5.1.3 寄存器的组织;5.1.3 寄存器的组织;5.1.3 寄存器的组织;5.1.4 控制器的硬件实现;5.1.4 控制器的硬件实现; 5.2.1 指令周期和机器周期 5.2.2 节拍和脉冲 5.2.3 多级时序系统 5.2.4 控制器的控制方式;5.2.1 指令周期和机器周期;5.2.2 节拍和脉冲;5.2.2 节拍和脉冲;5.2.2 节拍和脉冲;5.2.2 节拍和脉冲;5.2.3 多级时序系统;5.2.4 控制器的控制方式;5.2.4 控制器的控制方式;5.2.4 控制器的控制方式;5.2.4 控制器的控制方式;5.2.4 控制器的控制方式; 5.3.1 基本概念 5.3.2 基本原理 5.3.3 设计技术 5.3.4 微指令格式设计 5.3.5 微指令的执行方式;5.3 微程序控制;5.3.1 基本概念;5.3.1 基本概念;5.3.1 基本概念;5.3.1 基本概念;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.2 基本原理;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.3 设计技术;5.3.4 微指令格式设计;5.3.4 微指令格式设计;5.3.4 微指令格式设计;5.3.4 微指令格式设计;5.3.4 微指令格式设计;5.3.4 微指令格式设计;5.3.5 微指令的执行方式;5.3.5 微指令的执行方式;5.4 硬布线控制;5.4 硬布线控制;5.4 硬布线控制;5.4 硬布线控制;5.4 硬布线控制;5.4 硬布线控制; 5.5.1 Pentium微处理器 5.5.2 PowerPC处理器 5.5.3 MIPS处理器;5.5.3 MIPS处理器;;功能部件建模:PC;功能部件建模:IM;功能部件建模:寄存器堆;功能部件建模:ALU;功能部件建模:DM;功能部件建模:NPC;功能部件建模:EXT;功能部件及其控制信号使用约束;5.3.3.2 数据通路设计;5.3.3.2.1 多周期设计;;;;;;;物理执行路径 vs. 理想执行过程;单周期数据通路的缺陷;5.3.3.2.2 多周期处理器基本结构;多周期数据通路构思;;分段的数据通路;多周期数据通路特点:功能划分;;5.3.3.3 RTL(Register Transfer Language);RTL描述;建立指令的多周期RTL描述的基本方法;ADDU:RTL建模分析;ADDU:RTL建模分析;ADDU:RTL描述表;LW:RTL描述表;SW:RTL描述表;ORI:RTL描述表;BEQ:RTL描述表;JAL:RTL描述表;LUI:RTL描述表;5.3.3.4 MIPS32数据通路的设计;MIPS;数据通路的表格表示;addu rd,rs,rt;addu rd,rs,rt;addu rd,rs,rt;subu rd,rs,rt;subu rd,rs,rt;subu rd,rs,rt;数据通路合成;5.3.3.4 控制器设计;基本描述;模块接口;功能定义;5.3.3.4.1 RTL制导的控制器工程化综合方法 ;控制信号的时序特点分析;RTL制导的状态机设计;LW:取指令;LW:译码/读操作数;LW:计算地址;周期;周期;SW:状态机;ADDU:状态机;SUBU:状态机;ORI:状态机;LUI:状态机;BEQ:状态机;JAL:状态机;状态

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档