第8章 数字路基础.pptVIP

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第8章 数字路基础

第8章 数字电路基础 基本要求 掌握二进制数、十进制数、十六进制数和8421BCD码的表示方法及整数的相互转换。 掌握基本逻辑运算及逻辑门 基本内容 数字电路的特点 数制 码制 基本逻辑运算及逻辑门 8.1 数字电路的特点 1)数字信号只有两种状态; 2)数字电路中的晶体管多工作于开关状; 3)数字电路主要研究输入与输出的逻辑关系; 4)数字电路采用的数学工具是逻辑代数; 5)数字电路逻辑关系的表达方式有逻辑函数表达式、真值表、波形图、卡若图、状态图和状态表。 8.2 数制 1.常用的数制 十进制: (989)D=9×102+8×101+9×100 二进制: (1001)B=1×23+0×22+0×21+1×20 十六进制:(6F)H=6×161+15×160 2 数制间的转换 任意进制数→十进制数: 各位系数乘权值之和=十进制数 十进制数→二进制数: 整数部分:除2取余 十进制数→十六进制数: 方法与转换成二进制数类似 二进制数←→十六进制数 四位二进制数表示一位十六进制数 反之一位十六进制数表示四位二进制数 8.3 码制 用二进制数码,表示的数字、字母、符号及其它信息的过程称为编码。表示这些离散信息的二进制数码称为代码。 用来表示数值的二进制代码称为自然二进制数码。 例: (18)D=(10010)数码 BCD码是用四位二进制数码表示十进制数的代码,最常用的是8421BCD码。 例: (659)D=(0110 0101 1001)BCD 二、或逻辑运算及或门 1)因果关系 决定一个事件的条件中,只要有一个或多个成立,事件就发生。 三、逻辑非及非门 1)因果关系 因果对立。 2)逻辑表达式 F=ā 3)真值表 A F 0 1 1 0 五、正负逻辑 在数字电路中,通常用电路的高电平和低电平来分别代表逻辑1和逻辑0,在这种规定下的逻辑关系称为正逻辑。反之称为负逻辑。 对于一个数字电路,既可以采用正逻辑,也可采用负逻辑。同一电路,如果采用不同的逻辑规定,那么电路所实现的逻辑运算是不同的。 六. 三态门 1.常用三态门的逻辑符号和真值表 2.应用 单向数据传送总线 单向总线是分时传送的总线,每次只能传送A1、A2、A3中的一个信号。当三个三态门中的某一个片选信号为1时,其输入端的数据传送到总线上(数据的非)。当三态门的片选信号都为0时,不传送信号,,总线与各三态门呈断开状态(高阻)。 8.5 集成逻辑门电路 一、基本TTL与非门 1.工作原理 1) 输入至少有一个为低电平0.3V UA=0.3V,T1的A发射结导通,T2和T4不足以导通而截止 ,使T3和D3导通,UR2≈0, UO=UCC-UBE3-UD3=3.6V (高电平) ,实现输入有0,输出为1的逻辑关系。 2)UA=UB=3.6V(高电平) UCCR1 R3使T2和T4饱和导通,T1的两个发射结处于截止状态,UC2=UCE2+UBE4 =0.3+0.7 =1V,使T3和D3截止,故UO= 0.3V, 2. TTL与非门的技术参数 1)电压传输特性 AB段截止区 UI<0.6V时,T1导通UB1小于1.3V,T2和T4截止,而T3和D3导通,UO=3.6V。 BC段线性区 UI=(0.6~1.3V),UB2在0.7~1.4V之间,,T2导通,工作于放大区,而T4仍然截止, UI↑→UC2↓→UO ↓。 CD段转折区 UI=(1.3V~1.4V),UB21.4V,T4开始导通,UC2↓↓→T3和D3截止,UO ↓↓→低电平。这一段称为特性曲线转折区。 2) 输入和输出高、低电平以及噪声容限 输出高电平UOH:典型值UOH=3.6V, UOH(min)=2.4V。 输出低电平UOL:典型值UOL =0.3V,UOL(max)=0.4V。 输入高电平UIH:典型值UIH =3.6V, UIH (min)=2.0V。 输入低电平UIL:典型值UIL =0.3V, UIL (max)= 0.8V。 噪声容限:衡量逻辑门的抗干扰能力。 高电平噪声容限UNH=UOH(min)- UIH (min)=0.4V 低电平噪声容限UNL= UIL (max) -UOL(max =0.4V 3) 扇入与扇出系数 扇入系数NI:由TTL与非门输入端的个数确定。 扇出系数NO:表示一个逻辑门能驱动同类门的最大数目。 NO=IO/IIL IOL为逻辑门输出电流,IIL为驱动同类门的输入电流。 4)平均

文档评论(0)

mk808606 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档