网站大量收购独家精品文档,联系QQ:2885784924

线路基础dz_chap13.ppt

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
线路基础dz_chap13

74LS49的功能表(简表) 输 入 输 出 显 示 D?A BI a?g 1 0 XXXX 0000000 消隐 8421码 译码 显示字型 完整的功能表请参考相应的参考书。 74LS49与七段显示器件的连接: 74LS49是集电极开路,必须接上拉电阻 b f a c d e g b f a c d e g BI D C B A +5V +5V 3.4.3 加法器 1 1 0 1 1 0 0 1 + 举例:A=1101, B=1001, 计算A+B。 0 1 1 0 1 0 0 1 1 加法运算的基本规则: (1) 逢二进一。 (2) 最低位是两个数最低位的叠加,不需考虑进位。 (3) 其余各位都是三个数相加,包括加数被、加数和低位来的进位。 (4) 任何位相加都产生两个结果:本位和、向高位的进位。 用半加器实现 用全加器实现 一、半加器 半加运算不考虑从低位来的进位。设: A---加数;B---被加数;S---本位和;C---进位。 真值表 逻辑图 半加器 A B C S 逻辑符号 =1 A B S C 二、全加器: an---加数;bn---被加数;cn-1---低位的进位;sn---本位和;cn---进位。 真值表 半加和: 所以,全加和: an bn cn-1 sn cn 全加器 逻辑图 逻辑符号 半加器 半加器 ?1 an bn cn-1 sn cn s s c c 全加器SN74LS183的管脚图 1 14 SN74LS183 1an 1bn 1cn-1 1cn 1sn 2cn-1 2cn 2sn 2an 2bn Ucc GND 例:用一片SN74LS183构成两位串行进位全加器。 D1 bn cn-1 sn cn 全加器 an bn cn-1 sn cn 全加器 an A2 A1 B2 B1 D2 C 串行进位 其它组件: SN74H83---四位串行进位全加器。 SN74LS283---四位超前进位全加器。 3.4.4 数字比较器 比较器的分类: (1)仅比较两个数是否相等。 (2)除比较两个数是否相等外,还要比较两个数的大小。 第一类的逻辑功能较简单,下面重点介绍第二类比较器。 一、一位数值比较器 功能表 ?1 A B AB AB A=B A B AB AB A=B 逻辑图 逻辑符号 二、多位数值比较器 比较原则: 1. 先从高位比起,高位大的数值一定大。 2. 若高位相等,则再比较低位数,最终结果由低位的比较结果决定。 请根据这个原则设计一下:每位的比较应包括几个输入、输出? A、B两个多位数的比较: Ai Bi 两个本位数 (AB)i-1 (A=B)i-1 (AB)i-1 低位的比较结果 (AB)i (A=B)i (AB)i 比较结果向高位输出 每个比较环节的功能表 四位数码比较器的真值表 a3 b3 ? ? ? 1 0 0 a3=b3 a2=b2 a1= b1 a0 =b0 0 1 0 a3=b3 a2=b2 a1= b1 a0 b0 0 0 1 a3=b3 a 2=b2 a1= b1 a0 b0 1 0 0 a3=b3 a2=b2 a1b1 ? 0 0 1 a3=b3 a2=b2 a1 b1 ? 1 0 0 a3=b3 a2b2 ? ? 0 0 1 a3=b3 a2b2 ? ? 1 0 0 a3 b3 ? ? ? 0 0 1 比 较 输 入

文档评论(0)

ligennv1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档