基于CPLD的线阵CCD驱动时序发生器的设计.PDFVIP

基于CPLD的线阵CCD驱动时序发生器的设计.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
总第43卷 第 488期 电测与仪表 Vo1.43 No.488 2006年 第 8期 ElectricalMeasurement& Instrumentation Aug.2006 基于CPLD的线阵CCD驱动时序发生器的设计 张 林 ,胡学友 ,李秀娟 ,徐晓为 (1.南京理工大学 机械工程学院,南京210094;2.合肥学院电子系,合肥230022) 摘要:在CCD动态 目标的检测 中,CCD驱动电路的设计是其应用的关键技术之一。本文 以日本东芝公司近年来推出的高速 CCD芯片TCD1209D为例,针对其对驱动时序的要 求 ,设计了一个高速 CCD驱动电路,并在 MAX+PLUS11开发环境下进行 了编译 、波形 仿真及功能校验。仿真通过后用MAX+PLUS11提供的编程器将程序下载到CPLD中,经 过相关测试可 以得到预期的CCD驱动脉冲信号。 关键词:线阵CCD;驱动时序 ;复杂可编程逻辑器件 ;MAX+PLUS11 中图分类号 :TN949 文献标识码:B 文章编号 :1001—1390(20o6)08-0023-05 Design ofDriving Timing Generator for Linear CCD Based on CPLD ZHANGLinU,HUXue—you2,U Xiu-juan2,XUXiao—wei (1.SchoolofMechanicalEngineering,NanjingUniversityofScienceTechnology,Naming210094,China; 2.DepartmentofElectronicHefeiUniversity,Hefei230022,China.) Abstract:OnCCDdetectionofdynamicobjective,thedesignofCCD drivingcircuitis akeytechnoloyg in itsapplication. In thispaper, takingtheCCD namedTCD1209D produced by TOSHIBA companyrecentlyforexample, a driving circuitofr thishigh speed CCD,whoseexposure timecan becontrolled,hasbeen designed and compiled, simulated。 checked inMAX+PLUS11 developmentenvironment, accordingtotheneed ofitsdrivingschedules. Afterfinishinghtesimulation. hte program isfitted intohte CPLD productsbyusingthecompileofMAX+PLUSⅡ. whichexperimentsshow that theexpectedCCD drivingplussignalscanbeget. Key words:linearCCD;DrivingTiming;CPLD;MAX+PLUS11 0 引 言 频率的限制,即在 CCD驱动频率很高的情况下,很难 在 CCD应用技术中,用于产生CCD驱动时序的 满足对被测 目标的快速采样和实时处理的要求 。可编 设计,是CCD驱动电路设计的关键之一。高速CCD的 程逻辑器件 CPLD以其高集成度、高速度、高可靠性、 驱动时序是一组周期性且关系比较复杂的脉冲信号,

文档评论(0)

159****9825 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档