网站大量收购独家精品文档,联系QQ:2885784924

计算机组成原理第22讲中断.pptVIP

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
盛建伦jlsheng@ Computer Organization 青岛理工大学 第10章 输入输出系统 * * 计算机组成原理 Principles of Computer Organization 广义双语教学课程 09/skyclass25/ 青岛理工大学 校级精品课程 /ec/C84/ 异步清零并行置数三态输出的16位寄存器 16位寄存器应该有16位的数据输入端口D和数据输出端口Q,还有时钟脉冲CLK、置数控制load、清零clear和输出允许(输出三态门控制)OE等端口 16位寄存器的系统框图 16位寄存器 VHDL程序 异步清零并行置数三态输出的16位寄存器 library ieee; --异步清零并行置数三态输出的16位寄存器 use ieee.std_logic_1164.all; entity reg16THR is port(clk, clear, load, oe_l : in std_logic; d : in std_logic_vector(15 downto 0); q : out std_logic_vector(15 downto 0)); end entity reg16THR; architecture v1 of reg16THR is signal q1: std_logic_vector(15 downto 0); begin 异步清零并行置数三态输出的16位寄存器 process (clock, clear) begin if (oe_l=0) then q=q1; else q=ZZZZZZZZZZZZZZZZ; --不允许输出时为高阻态 end if; if clear = 1 then q1 = (others = 0); --异步清零 elsif rising_edge(clock) then if (load = 1) then q1 = d; --并行置数 end if; end if; end process; end architecture v1; 盛建伦jlsheng@ Chapter 10 Input / output System Computer Engineering (also called Electronic and Computer Engineering , or Computer Systems Engineering) is a discipline that combines both Electronic Engineering and Computer Science. Computer engineers usually have training in electronic engineering, software design and hardware-software integration instead of only software engineering or electronic engineering. Computer engineers are involved in many aspects of computing, from the design of individual microprocessors, personal computers, and supercomputers, to circuit design. (2) 盛建伦jlsheng@ §10.2 程序中断输入输出方式 中断(Interrupt)是由I/O设备或其它非预期的急需处理的事件引起的。 它使CPU暂时中断当前正在执行的程序,而转去执行另一个 中断服务程序(Interrupt-service Routine)去处理这些事件(为中断源服务)。 处理完后再返回原来的程序断点继续执行原来的程序。 A程序 中断请求 中断服务程序 指令 i 指令 i+1 断点 开始 返回 引起中断的事件称为中断源 (Interrupt Source)。 ① 外中断 ② 内中断 ③ 软中断 由处理机外部的I/O设备、定时器、电源等引起的中断。 程序运行出错或处理器硬件故障引起的中断(异常)。 由自陷指令产生的中断。 外中断又可分为:可屏蔽中断(Maskable Interrupt),非屏蔽中断(Non Maskable Interrupt)。 在计算机系统中,中断有以下作用: ① CPU与I/O设备并行工作。 ② 硬件

您可能关注的文档

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档