- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路讲义第八章
8×4位SRAM ◆ SRAM的写操作时序 ◆ SRAM的写操作时序 ◆ SRAM的读操作时序 DRAM的优点: 存储容量大, 集成 度高 DRAM的缺点: 需要定时刷新 DRAM的结构 1、容量扩展 位扩展:存储器并行数据位数的扩展 字扩展:存储深度的扩展 字扩展:存储深度的扩展 常用RAM组件: RAM2114、6116的管脚图 2114容量的扩展 2. 字数的扩展: 符号和定时图 四、 ROM的扩展的与应用 四、 ROM的扩展 四、 ROM的扩展 例8-3 试用PROM实现8位B码至BCD码的转换 例8-4 用容量为2K×8 的ROM,构成14位的数据产生可控的奇/偶校验码 利用ROM存储字库点阵 利用ROM存储字库点阵 利用ROM存储字库点阵 ROM实现逻辑函数实例 第七节 PLD的发展与编程 ALTERA MAX 7000S 系列的特点 MAX7000S 系列的内部互连结构 FPGA与CPLD结构特点 ALTERA FLEX 系列结构图 FLEX 10K系列FPGA结构图 FLEX 系列的逻辑单元 FLEX 10K 系列的EAB EAB 的字长是可配置的 FLEX 10K 系列的EAB EAB的使用 FPGA与EPLD对比 1.FPGA的集成度比CPLD高 2.FPGA器件结构比CPLD灵活 3.CPLD的功耗比FPGA大 4.使用上CPLD比FPGA方便 5.CPLD具有加密功能 ■ 三、 现场可编程门阵列FPGA 现场可编程门阵列FPGA是由多个可编程的基本逻辑单元组成的一个二维矩阵。 围绕该矩阵设有I/O单元,逻辑单元之间以及逻辑单元与I/O单元之间通过可编程连线进行连接。因此, FPGA被称为单元型HDPLD。而由于基本逻辑单元的排列方式与掩膜可编程的门阵列GA类似,所以沿用了门阵列这个名称。 多数FPGA采用SRAM编程工艺, 也有少数的FPGA采用反熔丝编程工艺。 连续布线 ( Altera 基于查找表(LUT)的 FPGA ) LAB LE FPGA的结构示意图 开关矩阵SM 可配置逻辑块CLB I/O块IOB 可编程连线PI Altera的连续式快速通道互连 FastTrack? 采用分段式互连结构的器件无法得到冗余带来的好处 连续式互连 结构 分段式互连 结构 . . . IOC IOC IOC IOC . . . . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC 逻辑单元 . . . IOC IOC . . . IOC IOC IOC IOC . . . 快速通道互连 逻辑阵列块 (LAB) IOC IOC . . . . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC . . . IOC IOC EAB EAB 嵌入式 阵列块 数据1 Lab 控制 3 LE 输出 进位链 级联链 查找表 (LUT) 清零和 预置逻辑 时钟选择 进位输入 级联输入 进位输出 级联输出 Lab 控制 1 CLRN D Q 数据2 数据3 数据4 Lab 控制 2 Lab 控制 4 什么是EAB(Embbeded Arry Block)? 容量为2048 bit的RAM 可以配置为存储器或者逻辑函数 实现兆功能(Megafunction〕 实现存储器或者特殊的逻辑函数比单个的逻辑单元(LE)更有效 LE 嵌入式阵列 逻辑阵列 LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE LE EAB EAB EAB EAB EAB 256x8 512x4 1024x2 2048x1 256x8 256x8 512x4 512x4 256x16 512x8 输出时钟 D RAM/ROM 256x8 512x4 1024x2 2048x1 D D D 写脉冲电路 输出宽度8,4,2,1 数据宽度8,4,2,1 地址宽度 8,9,10,11 写使能 输入时钟 存储器功能 用作同步或者异步 RAM 单端口或者双端口 FIFO RAM 可用来实现动态硬件重配置 逻辑功能 配置时,EAB是可以预装的 实现一个大的查找表,尤其适用于快速乘法器,状态机和算术逻辑单元
您可能关注的文档
最近下载
- 一种窄冠带条多层缠绕搭接量计算方法及应用.pdf VIP
- 2025年融媒体中心全媒体记者招聘考试笔试试题(附答案).docx VIP
- L10010022《病理学》课程标准.pdf VIP
- 【必备收藏】幼儿建构区游戏指导完整版课件-.pptx VIP
- 主题策略-【专题报告】CANSLIM4.0策略:叠加企业生命周期.docx VIP
- 最新人教版九年级化学演示、分组实验统计表.xls VIP
- GB 50797-2012 光伏发电站设计规范.docx VIP
- 插画设计-PPT课件(全).pptx
- 古代牝户手抄本雨花香PPT课件.pptx VIP
- 【大单元整体教学设计】人教版初中化学九年级上册 第三单元物质构成的奥秘 课题1 分子和原子.doc VIP
文档评论(0)