数电集成逻辑门电路.ppt

  1. 1、本文档共145页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 集成逻辑门电路 第3章 集成逻辑门电路 3.1 概述 3.2 半导体二极管门电路 3.3 TTL集成门电路 3.4 CMOS门电路 3.5 各逻辑门的性能比较 3.1 概述 用来实现基本逻辑运算和复合逻辑运算的单元电路称为门电路。常用的门电路有与门、或门、非门、与非门、或非门、与或非门、异或门等。 从制造工艺方面来分类,数字集成电路可分为双极型、单极型和混合型三类。 3.2 半导体二极管门电路 3.2.1正逻辑与负逻辑 在数字电路中,用高、低电平来表示二值逻辑的1和0两种逻辑状态。 若用高电平表示逻辑1,低电平表示逻辑0,则称这种表示方法为正逻辑;若用高电平表示0,低电平表示1,则称这种表示方法为负逻辑。 若无特别说明, 本书中将采用正逻辑。 由于在实际工作时只要能区分出来高、低电平就可以知道它所表示的逻辑状态了,所以高、低电平都有一个允许的范围。 正因如此,在数字电路中无论是对元器件参数精度的要求还是对供电电源稳定度的要求,都比模拟电路要低一些。 3.2.2 半导体二极管的开关特性 3. 二极管等效电路 4. 二极管的动态特性 在动态情况下,亦即加到二极管两端的电压突然反向时,电流的变化过程如图所示。 3.2.3 二极管与门电路 3.2.3 二极管与门电路 与门原理分析 当A、B中只要有一个为低电平时,输出F则为低电平;只有当输入A、B都同时为高电平时,输出F为高电平。 3.2.4二极管或门电路 3.2.4二极管或门电路 或门原理分析 3.3 TTL(Transistor-Transistor-Logic) 集成门电路 由于TTL集成门电路中采用双极型三极管作为开关器件,所以在介绍TTL电路之前,我们首先介绍一下双极型三极管的开关特性。 3.3.1 双极型三极管的开关特性 1.双极型三极管的结构 一个双极型三极管含有三个电极,分别为发射极(e)、基极(b)和集电极(c),分为NPN型和PNP型两种。由于它们在工作时有电子和空穴两种极性不同的载流子参与导电,故称为为双极型三极管。 2.双极型三极管的输入特性和输出特性 1)输入特性曲线 以NPN管为例,若以发射极(e)作为输入回路和输出回路的公共电极,则称该电路为共发射极电路。测出表示输入电压vBE和输入电流iB 之间的特性曲线。此曲线称为输入特性曲线。 测出共射电路在不同iB值下集电极电流iC和集电极电压vCE之间关系的曲线,此曲线称为输出特性曲线。 3.双极型三极管的开关电路 用NPN型三极管取代下图中的开关S,就得到了三极管开关电路。 4.双极型三极管的开关等效电路 5. 双极型三极管的动态开关特性 在动态情况下,亦即三极管在截止与饱和导通两种状态间迅速转换时,三极管内部电荷的建立和消散都需要一定的时间,因而集电极电流ic的变化将滞后于输入电压vI的变化,在接成三极管开关电路以后,开关电路的输出电压vo的变化也必然滞后于输入电压vI的变化。 6. 晶体管非门电路 由三极管开关电路组成的最简单的门电路就是非门电路(反相器)。 7. 二极管-晶体管门电路 将二极管与门的输出与三极管非门的输入连接,便构成了二极管-三极管与非门电路。 (2)或非门电路 将二极管或门的输出与三极管非门的输入连接,便构成了二极管-三极管或非门电路。 3.3.2 TTL与非门的电路结构和工作原理 1.电路结构 输入端接有用于保护的二极管VD1和VD2。 当输入端加正向电压时,相应二极管处于反向偏置,具有很高的阻抗,相当于开路;如果一旦在输入端出现负极性的干扰脉冲,VD1和VD2便会导通,使A、B两端的电位被钳制在-0.7V左右,以保护多发射极晶体管V1不致被损坏。 3.3.3 TTL与非门的静态特征 1.电压传输特性 如果将图3-18所示与非门的输入A(或B)接高电平3.6V,则输出电压随输入端B(A)所加电压的变化而变化的特征曲线,叫做TTL与非门的电压传输特性。 (1)AB段 当vI 0.6V时,因V1管已处于极深度饱和状态,饱和压降只有0.1V,故使vC10.7V,V2和V5管都截止,VD3和V4管导通,输出为高电平, (2)BC段 (3)CD段 (4)DE段 2. TTL与非门的噪声容限 TTL与非门在使用中,其输入端有时会受到杂散电磁场和其它环境干扰源的影响,当上述噪声电压超过一定限度时,就会破坏与非门输出与输入之间正常的逻辑关系,通常将不致影响输出逻辑状态时输入端所允许的最大噪声电压,叫做TTL与非门的噪声容限。 显然,如果在两个门电路之间的互连线上出现了大于VNH的负向干扰脉冲时,就会引起被驱动门的输出逻辑状态出现错误。 如果在两个门电路之间的互连线上出现了大于VNL 的正向干扰脉冲时,也会引起被驱动门的输出逻辑状态出现错误。 3. 输入特性和输出特性

文档评论(0)

junjun37473 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档