输入位准TTL逻辑0.ppt

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
输入位准TTL逻辑0

Figure 1--44 Thomas L. Floyd Digital Fundamentals, 8e Copyright ?2003 by Pearson Education, Inc. Upper Saddle River, New Jersey 07458 All rights reserved. 9. 算出圖1-44波形的 Duty Cycle. Figure 1--45 Thomas L. Floyd Digital Fundamentals, 8e Copyright ?2003 by Pearson Education, Inc. Upper Saddle River, New Jersey 07458 All rights reserved. 11. 如圖1-45所示, 串列式傳送8個位元需要多少時間? 並列式傳送8個位元需要多少時間? Figure 1--46 Thomas L. Floyd Digital Fundamentals, 8e Copyright ?2003 by Pearson Education, Inc. Upper Saddle River, New Jersey 07458 All rights reserved. 15. 根據您觀察圖1-46各方塊的輸出及輸入, 寫出各方塊 的邏輯函數. Figure 1--47 Thomas L. Floyd Digital Fundamentals, 8e Copyright ?2003 by Pearson Education, Inc. Upper Saddle River, New Jersey 07458 All rights reserved. 20. 如圖1-47所示為IC的頂視圖, 請列出其腳位順序. 1-6 可程式邏輯元件 Programmable Logic Devices (PLDs) PLD 可取代固定功能的邏輯電路 – 主要的優點就是改變 PLD的功能時不需要重新拉線. SPLDs (Simple Programmable Logic Devices) CPLDs (Complex Programmable Logic Devices) 可程式邏輯元件 Figure 1—32 Typical SPLD package. Thomas L. Floyd Digital Fundamentals, 8e Copyright ?2003 by Pearson Education, Inc. Upper Saddle River, New Jersey 07458 All rights reserved. 可程式邏輯元件 SPLD: PAL: Programmable Array Logic GAL: Generic Array Logic PLA: Programmable Logic Array PROM: Programmable Read-Only Memory SPLD 的種類 Figure 1—33 Typical CPLD packages. Thomas L. Floyd Digital Fundamentals, 8e Copyright ?2003 by Pearson Education, Inc. Upper Saddle River, New Jersey 07458 All rights reserved. 可程式邏輯元件 PLD Programming: HDL: Hardware Description Language CPLDs are made using 2 to 64 SPLDs CPLD的種類 PLD 規劃的方法: Schematic Entry 圖形輸入 Text-Based Entry 文字輸入 ( fine pitch quad flat package ) PLDs 相對於固定功能邏輯 固定功能邏輯和PLD的主要差別 PLD 實作的優點 固定功能邏輯的實作設計步驟 Implementing programmable logic 固定功能邏輯的實作設計步驟 設計系統 選擇元件 在印刷電路板進行零件排列設計 製造印刷電路板 將 ICs 安裝在印刷電路板 測試系統 PLD 實作的優點 實作系統所需的時間會少很多。 因為只需要一個元件,所以占用印刷電路板的空間也會小很多。 可以輕易地達成改變電路設計的目的。 PLD的設計方法 系統需求定義 安裝PLD發展軟體(例如Altera公司MAX+Plus II 10.0版) 編寫要讓系統作什麼的程式 寫入程式並執行模擬軟體去測試系統是否正確? 將程式下

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档