- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术教案之十五
6.1概述组合逻辑电路:定义构成电路特点6.2.1组合逻辑电路的分析方法一、基本分析方法分析:给定逻辑电路,求电路的逻辑功能。步骤:二、分析举例归纳总结:6.2.2 组合逻辑电路的设计方法
一、基本设计方法设计:设计要求→逻辑图。步骤(与分析相反):二、设计举例1.单输出组合逻辑电路的设计2.多输出组合逻辑电路的设计6.1概述
组合逻辑电路:在任何时刻的输出状态只取决于这一时刻的输入状态,而与电路的原来状态无关的电路。生活中组合电路的实例(电子密码锁,银行取款机等)电路结构:由逻辑门电路组成。电路特点:没有记忆单元,没有从输出反馈到输入的回路。
说明:本节讨论的是SSI电路的分析和设计方法。6.2.1组合逻辑电路的分析方法提问:1.描述组合逻辑电路逻辑功能的方法主要有?(逻辑表达式、真值表、卡诺图和逻辑图等。)2.各种表示法之间的相互转换?组合逻辑电路的分析与设计相当于是各种表示法之间的相互转换。
一、基本分析方法分析:给定逻辑电路→逻辑功能。
步骤:1.给定逻辑电路→输出逻辑函数式一般从输入端向输出端逐级写出各个门输出对其输入的逻辑表达式,从而写出整个逻辑电路的输出对输入变量的逻辑函数式。必要时,可进行化简,求出最简输出逻辑函数式。2.列真值表将输入变量的状态以自然二进制数顺序的各种取值组合代入输出逻辑函数式,求出相应的输出状态,并填入表中,即得真值表。3.分析逻辑功能通常通过分析真值表的特点来说明电路的逻辑功能。
二、分析举例
[例6.2.1] 分析图6.2.1所示逻辑电路的功能。解:分析步骤(1)输出逻辑函数表达式(逐级写,并且变成便于写真值表的形式)? (2)列真值表。将A、B、C各种取值组合代入式中,可列出真值表。? (3)逻辑功能分析。由真值表可看出:在输入A、B、C三个变量中,有奇数个1时,输出Y为1,否则Y为0,因此,图6.2.1所示电路为三位判奇电路,又称为奇校验电路。
[例6.2.2]分析图6.2.2所示电路的逻辑功能,并指出该电路设计是否合理。解:分析步骤(l)输出逻辑函数表达式
(2)真值表。? (3)逻辑功能分析。由表6.2.2可看出,图6.2.2所示电路的A、B、C三个输入中有偶数个1时,输出Y为1,否则Y为0。因此,图6.2.2所示电路为三位判偶电路,又称偶校验电路。(4)改进:这个电路使用门的数量太多,设计并不合理,可用较少的门电路来实现。变换表达式可用异或门和同或门实现,电路如图6.2.3所示。
归纳总结:1 各步骤间不一定每步都要,如:省略化简(本已经成为最简)由表达式直接概述功能,不一定列真值表。2 不是每个电路均可用简炼的文字来描述其功能。 如Y=AB+CD6.2.2 组合逻辑电路的设计方法一、基本设计方法设计:设计要求→逻辑图。
步骤(与分析相反):1.分析设计要求→列真值表根据题意设输入变量和输出函数并逻辑赋值,确定它们相互间的关系,然后将输入变量以自然二进制数顺序的各种取值组合排列,列出真值表。2.根据真值表→写出输出逻辑函数表达式3.对输出逻辑函数进行化简代数法或卡诺图法4.根据最简输出逻辑函数式→画逻辑图。最简与一或表达式、与非表达式、或非表达式、与或非表达式、其它表达式
二、设计举例
1.单输出组合逻辑电路的设计
[例6.2.3] 设计一个A、B、C三人表决电路。当表决某个提案时,多数人同意,提案通过,同时A具有否决权。用与非门实现。解:设计步骤(1)真值表设A、B、C三个人,表决同意用1表示,不同意时用0表示;Y为表决结果,提案通过用1表示,通不过用0表示,同时还应考虑A具有否决权。?(3)画逻辑图,如图6.2.5所示
2.多输出组合逻辑电路的设计
[例6.2.4] 设计一个将余3码变换为8421BCD码的组合逻辑电路。解:设计步骤(1)真值表输入:余3码,用A3 、A2 、A1 和A0 表示,输出:8421BCD码,用Y3 、Y2 、Y1 和Y0 表示。余3码有六个状态不用,不会出现,作任意项处理。
(2)卡诺图化简。见教材中图6.2.6应画四张卡诺图分别求出Y3 、Y2 、Y1 和Y0 的最简输出逻辑函数。含有最小项的方格填1,没有最小项的方格填0,任意项的方格填×。由卡诺图可写出 Y0、Y1 、Y2 和Y3 的最简逻辑函数(3)画逻辑图。图6.2.7所示。将余3码变换为8421BCD码的真值表
编码编码器编码原则6.3.1 二进制编码器一、定义二、逻辑电路图三、输出逻辑函数四、列真值表五、分析6.3.2 二一十进制编码器一、定义二、逻辑电路图三、输出逻辑函数四、列真值表五、分析6
文档评论(0)