数字逻辑 第三章 加法器.ppt.ppt

数字逻辑 第三章 加法器.ppt

内容回顾 学习MSI组合逻辑器件的方法: 理解这一类器件的功能; 会读具体器件的功能表,理解输入、输出及控制端 的关系(包括使能端,地址控制端等) 掌握它的基本应用。 数据选择器(MUX) :多路输入数据中选择一路输出。 它有n位地址输入、2n路数据输入、1路输出。 数据选择器的应用: 作数据选择,可实现多路信号分时传送;实现并—串转换;产生序列信号等。  实现组合逻辑函数。  * * 3.2 常用的中规模组合逻辑器件--加法器 ●定义:实现多位二进制数算术和运算的电路 ●一位加法器:半加器和全加器 一.基本概念 加法器 半加 — 两个一位二进制数相加,不考虑进位输入。 半加器 — 实现半加逻辑的电路。 全加 —加数、被加数和来自低位的进位数三者相加。 全加器 — 实现全加逻辑的电路。 半加器与全加器 1. 半加器 图 3 – 10 半加器框图 二.一位加法器 A,B —输入变量,表示两个一位二进制数。 S —输出变量,相加后的和数。 —输出变量,向高位的进位数。 半加器 写表达式 = A?B 0 0 1 0 1 0 0 1 0 0 0 1 1

文档评论(0)

1亿VIP精品文档

相关文档