- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1. 用门电路直接驱动显示器件 3.6.2 门电路带负载时的接口电路 门电路的输入为低电平,输出为高电平时,LED发光 当输入信号为高电平,输出为低电平时,LED发光 限流电阻: LED的正向压降 LED的电流 解:LED正常发光需要几mA的电流,并且导通时的压降VF为1.6V。根据附录A查得,当VCC=5V时,VOL=0.1V,IOL(max)=4mA, 因此ID取值不能超过4mA。限流电阻的最小值为 例3.6.2 试用74HC04六个CMOS反相器中的一个作为接口电路,使门电路的输入为高电平时,LED导通发光。 2. 机电性负载接口 用各种数字电路来控制机电性系统的功能,而机电系统所需的工作电压和工作电流比较大。要使这些机电系统正常工作,必须扩大驱动电路的输出电流以提高带负载能力,而且必要时要实现电平转移。 如果负载所需的电流不特别大,可以将两个反相器并联作为驱动电路,并联后总的最大负载电流略小于单个门最大负载电流的两倍。 如果负载所需的电流比较大,则需要在数字电路的输出端与负载之间接入一个功率驱动器件(外围驱动器件)。 继电器驱动电路 3.7 使用数字集成电路的注意事项 一、TTL集成电路 1.TTL输出端 输出端(OC门和三态门除外)不允许并联使用,也不允许直接与+5V电源或地线连接,否则会使电路的逻辑混乱并损坏器件。 2.TTL输入端 输入端外接电阻需慎重,否则会影响电路的正常工作。 3.电源滤波 TTL电路的高速切换将产生电流跳变,其幅度约为4-5mA,该电流在公共走线上的压降会引起噪声,因此要尽量缩短地线,减小干扰。 4.严禁带电操作 要在电路切断电源的时候,插拔和焊接集成电路块,否则容易引起集成电路块的损坏。 二、CMOS集成电路 1.防静电 在存放、运输、高温老化过程中,CMOS器件应收藏于金属铝箔盒内或用金属铝箔包装,防止外来感应电势将栅极击穿。 2.电烙铁的使用 焊接CMOS电路时,不能使用25W以上的电烙铁,且烙铁外壳必须接地良好。不要使用焊油膏,焊接时间不宜过长。 3.电源 VDD 接电源正极,VSS接电源负极(通常接地),不允许反接。在装接电路、插拔电路器件时,必须切断电源,严禁带电操作。 4.输入信号 器件的输入信号 不允许超出电源电压范围: 或者说输入端的电流不得超过额定电流,若不能保证这一点,必须在输入端串联限流电阻起保护作用。CMOS电路的电源电压应先接通,然后再输入信号,否则会破坏输入端的结构。关断电源电压之前,应先去掉输入信号。 5.接地 所有测试仪器、外壳必须良好接地。寻找故障时,若需将CMOS电路的输入端与前级输出端脱开,也应用 的电阻将输入端与地或电源相连。 1.对于与非门及与门,多余输入端应接高电平,比如直接接电源正端,或通过一个上拉电阻(1~3kW)接电源正端;在前级驱动能力允许时,也可以与有用的输入端并联使用。 2.对于或非门及或门,多余输入端应接低电平,比如直接接地;也可以与有用的输入端并联使用。 三、多余输入端的处理: 作业 3.1.12, 3.1.13, 3.5.1, 3.6.1 人有了知识,就会具备各种分析能力, 明辨是非的能力。 所以我们要勤恳读书,广泛阅读, 古人说“书中自有黄金屋。 ”通过阅读科技书籍,我们能丰富知识, 培养逻辑思维能力; 通过阅读文学作品,我们能提高文学鉴赏水平, 培养文学情趣; 通过阅读报刊,我们能增长见识,扩大自己的知识面。 有许多书籍还能培养我们的道德情操, 给我们巨大的精神力量, 鼓舞我们前进。 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 放大电路存在电抗元件,如电容、电感。因此输入信号的频率不同,电路的输出响应也不同。 * 1.CMOS漏极开路门 (1)CMOS漏极开路门的提出 线与是指具有高阻输出的器件(各类门电路),直接连接,自动完成 “与”逻辑的功能的连接方式。即“输出短接”。 线与在一定情况下会产生低阻通路,大电流有可能导致器件的损毁,并且无法确定输出是高电平还是低电平。这一问题可以采用漏极开路(OD)门来解决。 漏极开路是指CMOS门输出电路只有NMOS管,且其漏极是开路的。 3.1.6 CMOS漏极开路(OD)门和三态输出门电路 +VDD T N1 T N2 A B +VDD A B 0 1 注:普通CMOS门不能接成“线与”形式。 低阻通路 (2)漏极开路的与非门电路结构与逻辑符号 (c)可以实现“线与”功能; +VDD V SS T
您可能关注的文档
最近下载
- 最校苏教版五年级数学同步思维训练(上册).pdf VIP
- 外研版高中英语选择性必修一Unit-3-The-road-to-success.pptx VIP
- 众兴菌业培训课件.pptx VIP
- 房地产市场年报-2020年天津市房地产市场年报.pdf VIP
- 1. 香港公司註冊證明書.pdf VIP
- 【港交所-2025研报】卓能(集团) 截至二零二四年十二月三十一日止六个月中期业绩报告.pdf VIP
- 2025四川内江市隆昌市兴晟产业投资集团有限公司招聘13人考试备考题库及答案解析.docx VIP
- ISO9001、ISO14001、ISO45001三标一体内部审核检查表.pdf VIP
- 2019年天津房地产市场回顾及2020年展望 .pdf VIP
- 苏州供电公司业务流程优化设计项目转变管理培训.pptx
文档评论(0)