陕西师范大学_计算机组成原理_课件ppt_白中英第5版_chp6.ppt

陕西师范大学_计算机组成原理_课件ppt_白中英第5版_chp6.ppt

  1. 1、本文档共93页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
陕西师范大学_计算机组成原理_课件ppt_白中英第5版_chp6

陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 互锁分类 陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 异步定时特点: 总线周期长度可变,允许快速慢速设备在同一条总线上 但会增加总线复杂性和成本 陕西师范大学 计算机科学学院 * 【例3】 某CPU采用集中式仲裁方式,使用独立请求与菊花链查询相结合的二维总线控制结构。每一对请求线BRi和授权线BGi组成一对菊花链查询电路。每一根请求线可以被若干个传输速率接近的设备共享。当这些设备要求传送时通过BRi线向仲裁器发出请求,对应的BGi线则串行查询每个设备,从而确定哪个设备享有总线控制权。请分析说明图6.14所示的总线仲裁时序图。 陕西师范大学 计算机科学学院 * 执行过程如图所示: 陕西师范大学 计算机科学学院 * 解:从时序图看出,该总线采用异步定时协议。 当某个设备请求使用总线时,在该设备所属的请求线上发出申请信号BRi(1)。 CPU按优先原则同意后给出授权信号BGi作为回答(2)。 BGi链式查询各设备,并上升从设备回答SACK信号,证实已收到BGi信号(3)。 CPU接到SACK信号后下降BG作为回答(4)。 【未完,接下页】 陕西师范大学 计算机科学学院 * 在总线“忙”标志BBSY为“0”情况该设备上升BBSY,表示该设备获得了总线控制权,成为控制总线的主设备(5)。 在设备用完总线后,下降BBSY和SACK(6) 释放总线。 在上述选择主设备过程中,可能现行的主从设备正在进行传送。此时需等待现行传送结束,即现行主设备下降BBSY信号后(7),新的主设备才能上升BBSY,获得总线控制权。 陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 二、总线数据传送模式 读、写操作: 读操作是由从方到主方的数据传送; 写操作是由主方到从方的数据传送。 主方先以一个总线周期发出命令和从方地址 寻址周期 读写周期 主方完成寻址总线周期后可让出总线控制权,以使其他主方完成更紧迫的操作。然后再重新竞争总线,完成数据传送总线周期。 陕西师范大学 计算机科学学院 * 陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 块传送操作: 给出块的起始地址 然后对固定块长度的数据一个接一个地读出或写入。 对于CPU(主方)存储器(从方)而言的块传送,常称为猝发式传送 块长一般固定为数据线宽度(存储器字长)的4倍。例如一个64位数据线的总线,一次猝发式传送可达256位。这在超标量流水中十分有用。 陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 写后读、读修改写操作:这是两种组合操作。只给出地址一次(表示同一地址),或进行先写后读操作,或进行先读后写操作。前者用于校验目的,后者用于多道程序系统中对共享存储资源的保护。这两种操作和猝发式操作一样,主方掌管总线直到整个操作完成。 陕西师范大学 计算机科学学院 * 6.4总线定时和数据传送模式 广播、广集操作:一般而言,数据传送只在一个主方和一个从方之间进行。但有的总线允许一个主方对多个从方进行写操作,这种操作称为广播。与广播相反的操作称为广集,它将选定的多个从方数据在总线上完成AND或OR操作,用以检测多个中断源。 陕西师范大学 计算机科学学院 * 6.5 HOST总线和PCI总线 一、多总线结构 如图,典型的多总线结构框图。实际上,这也是高档PC机和服务器的主板总线框图。 陕西师范大学 计算机科学学院 * 6.5 HOST总线和PCI总线 HOST总线:该总线有CPU总线、系统总线、主存总线、前端总线等多种名称,各自反映了总线功能的一个方面。这里称“宿主”总线,也许更全面,因为HOST总线不仅连接主存,还可以连接多个CPU。 HOST总线:连接“北桥”芯片与CPU之间的信息通路,它是一个64位数据线和32位地址线的同步总线。32位的地址线可支持处理器4GB的存储寻址空间。总线上还接有L2级cache,主存与cache控制器芯片。后者用来管理CPU对主存和cache的存取操作。CPU拥有HOST总线的控制权,但在必要情况下可放弃总线控制权。 陕西师范大学 计算机科学学院 * 6.5 HOST总线和PCI总线 PCI总线:连接各种高速的PCI设备。PCI是一个与处理器无关的高速外围总线,又是至关重要的层间总线。它采用同步时序协议和集中式仲裁策略,并具有自动配置能力。PCI设备可以是主设备,也可以是从设备,或兼而有之。在PCI设备中不存在DMA(直接存储器传送)的概念,这是因为PCI总线支持无限的猝发式传送。这样,传统总线上

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档