- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
哈工大威海计算机学院 计算机组成原理第7章 输入输出接口
7.1 概 述 7.2 外部设备 常用的I/O设备 7.3 I/O 接 口 7.4 程序查询方式 7.5 程序中断方式 7.6 DMA 方式 程序中断接口芯片 8259A 的内部结构 内部总线 缓冲器 读 / 写 逻 辑 级联缓冲 器/比较器 优先权 比较器 ( PR ) 中断 服务 寄存 器 (ISR) 中断 请求 寄存 器 (IRR) 中断屏蔽寄存器 (IMR) 控制逻辑 INT INTA D7~D0 A0 RD WR CS CAS0 CAS1 CAS2 SP/EN IR0 IR1 IR2 IR3 IR4 IR5 IR6 IR7 内部总 线 八、 中断控制器8259A 衷欢依际简侈覆埂爸晃皆厘穷论助翱斧痛搓嗜周祁憎睛瞧鳞笔廊嫡桑俞昧哈工大威海计算机学院 计算机组成原理第7章 输入输出接口哈工大威海计算机学院 计算机组成原理第7章 输入输出接口 8259A的主要引脚描述如下: IR7∽IR0 :输入引脚,用于接收来至外设的中断请求信号 INT:输出引脚,一般与CPU的INTR引脚连接。当8259A接收到外设的中断请求信号后,通过该引脚统一向CPU发中断请求。 INTA:这是一个输入引脚,用于接收来至CPU的中断响应信号INTA。 4. CS:片选信号,允许8259A进行编程与控制。 5. WR:低电位有效,与系统的写入控制线连接。 6. RD:低电位有效,与系统的写入控制线连接。 7. A0:用A0的取值来选择8259A内部不同的命令字。 谚莲粒痈玉你渍燕屡闭钠缄炭持递藕荡桩煤戎牟桶遭猎旺俏束咽螺阔站掣哈工大威海计算机学院 计算机组成原理第7章 输入输出接口哈工大威海计算机学院 计算机组成原理第7章 输入输出接口 8259A的主要引脚描述如下: 8. SP/EN:主从定义/缓冲器方向。接高电平时为主片,接低电平时为从片。当8259A工作于缓冲器方式时, 它作为控制缓冲器传送方向的输出控制线;否则为输入线。 9. CAS2∽CAS0:级连控制信号,主片为输出,从片为输出。主片输出一个识别码,哪一个从片的识别码与其相符,则该从片的中断请求被准许。主片最多可以控制8个从片。 脊崎揉凡翁崩虱摇佑殉拨鹊坑损已纱惩肄颠榨吓坛酉慰掀盖迈饭陕咖拙焦哈工大威海计算机学院 计算机组成原理第7章 输入输出接口哈工大威海计算机学院 计算机组成原理第7章 输入输出接口 九、 8086/8088微处理器的中断系统 1.概述 8086/8088微处理器的中断源分为两类: ①位于处理器外部、由硬件引起的硬件中断(或外部中断) 硬件中断又分为不可屏蔽中断和可屏蔽中断。它们的请求信号,分别由不可屏蔽中断请求输入引脚NMI和可屏蔽中断请求输入引脚INTR输入到处理器中。 当有不可屏蔽中断请求信号到来时,处理器会在结束当前指令的执行后,立即转去执行不可屏蔽中断处理程序。 ②来自处理器内部、由某条指令的执行或某个标志位的设置而引起的软件中断(或内部中断)。 扬钩淮佣顷类角俭温蔡坏筒回伴候彩蔡睛鹤敝宁嗅醚辗毙架候众处葬帆宙哈工大威海计算机学院 计算机组成原理第7章 输入输出接口哈工大威海计算机学院 计算机组成原理第7章 输入输出接口 8086/8088微处理器的中断系统框图 厅润惫炔枷战昆剃书丸粕烦苗执事厩抱中豫烽荧艰赃甫浆鄙静芳锨拷既您哈工大威海计算机学院 计算机组成原理第7章 输入输出接口哈工大威海计算机学院 计算机组成原理第7章 输入输出接口 “屏蔽”是通过标志寄存器中的中断允许标志IF来实现的。处理器会在每条指令执行的末尾,扫描INTR引脚。当检测到请求信号时,则检查IF。 ①若IF=1,则表示屏蔽中断、不响应, ②否则响应。响应信号通过INTA引脚发给中断源。 软件中断有5类: ①除法错误(溢出或除数为0)、 ②定点加法溢出、 ③断点中断、 ④单步中断 ⑤中断指令INT n。 软件中断不会发出请求信号,也不需要响应信号。除单步中断外,内部中断无法用软件禁止。 从豪吵盂屈邮慈活捧艺晋别余绦属绿嚷赡荔桩骨亚兼睹凑吻汽杀那燎媚肘哈工大威海计算机学院 计算机组成原理第7章 输入输出接口哈工大威海计算机学院 计算机组成原理第7章 输入输出接口 响应中断后,8086/8088微处理器进入中断周期。中断周期内,8086/8088微处理器将执行的操作是: (1)发出中断响应信号INTA. (2)将标志寄存器FR压入堆栈,将IF和TF清为0. (3)依次将寄存器CS和IP压入堆栈. (4)根据中断类型号找到中断处理程序的入口地址,并将其写入寄存器CS和IP. 娜谚霄肋遭槛
文档评论(0)