数字电子钟设计(一)信息工程毕业论文.docVIP

数字电子钟设计(一)信息工程毕业论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
免费数字电子钟设计(一)信息工程毕业论文.doc

  免费数字电子钟设计(一)信息工程毕业论文 前 言 20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,大力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步改善,产品更新换代的节奏越来越快。作为电子专业的在校大学生为适应现代电子技术飞速发展的需要,更早更好地掌握所学知识,应用于实践显得尤为必要。在竞争日益激烈的当代社会,拥有一门拿手的技能是今后生存最起码的保障。 开展课程设计利用课余时间强化我们的专业技能,在目前教育形式下是我们在校大学生与今后工作接轨的很好方式。在未踏入社会走入工作岗位之前,初步了解产品的制作流程对日后的更好更快地进入工作角色具有很好的促进作用。 本设计说明书严格按照课题设计要求编写,编写过程当中得了老师、同学的大力支持,在此一并表示衷心的感谢。由于水平有限,书中难免有疏漏和不足之处,敬请大家予以指教,提出宝贵的意见. 设计任务书 功能要求 时钟功能:具有24小时计时方式,显示时、分、秒。 整点报时:在59分51秒、53秒、55秒、57秒输出500HZ音频信号,在59分59秒时输出1000HZ信号,音响持续1000HZ。 计时准确度:每天计时误差不超过10S。 具有校时功能。 设计步骤要求 拟定数字钟电路的组成框图,要求能实现所有功能,使用的元器件少,成本低。 设计并安装电路,要求布线整齐、美观,便于级联和调试。 测试数字钟系统的逻辑功能,满足各项功能要求。 画出整机逻辑电路图。 写出设计报告。 内容来自.nseac. 简述心得与体会。 目录 前言………………………………………………………………1 设计任务…………………………………………………………2 电路设计原理与实验电路 1.1设计任务及要求 ……………………………………………4 1.2 计时器的特点及其应用 ……………………………………5 1.3 设计方案…………………………………………………… 6 1.4 单元模块 1.4.1振荡器的设计 ……………………………………………… 7 1.4.2 分频器的设计 ………………………………………………8 1.4.3 时、分、秒计算器的设计…………………………………… 8 1.4.4 译码器的设计 ………………………………………………8 1.4.5校时电路的设计………………………………………………8 1.4.6报时电路的设计………………………………………………10 第2章 电路板的制作及电路焊接与调试 2.1 电路板的制作 ……………………………………………… 11 2.2 电路的安装 ………………………………………………… 11 2.3 电路测试 …………………………………………………… 12 心得与体会 ………………………………………………………14 鸣谢…………………………………………………………………14 附录 1.原理图和PCB图……………………………………………………15 2.元件清单…………………………………………………………16 的低频脉冲,调节电位器RV1可得到任意频率的脉冲(主要用于调试阶段)。振荡频率f0=1KHz,电路参数如图1.3所示。 图1.3 555振荡器电路 1.4.2 分频器的设计 分频器的功能主要有两个:一是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,正点报时用的是1KHZ的高音频信号和500HZ的低音频信号。选用3片中规模集成电路计数器74LS90来完成上述功能。每片为1/10分频,3片级联则可以获得所需要的频率信号,即第一片的Q0端输出频率为100HZ,第二片的Q3端输出10HZ,第三片的Q3端输出为1HZ。 1.4.3 时分秒计数器的设计 分和秒计数器都是模数M=60的计数器,其计数规律为00---01---…58---59---00…选74LS92作十位计数器,74LS90作个位计数器,再将它们级联组成模数M=60的计数器.时计数器是一个“24翻1”的特殊进制计数器,即当数字钟运行到24时59分59秒,秒的个位计数器再输入一个秒脉冲时,数字钟应自动显示为01时00分00秒,实现日常生活中的计时规律。 1.4.4 译码电路的设计译码电路由74LS48和八段数码显示器组。74LS90产生的时间脉冲信号经由74LS48译码后翻译二进制代码,输入给八段数码显示器显示相应的时间,本系统中采用共阴极八段数码显示器作为时间的显示。 1.4.5 较时电路的设计 当数字钟接通电源或者计时出现误差时,需要校正时间。对校时电路的要求是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。通过开关控制,使计数器对1HZ的校时脉冲计数。如图1.4所示为校“时”、校“分”电路。其中S1为校

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档