PCB设计工具加速改进迎接挑战.pdfVIP

  • 1
  • 0
  • 约1.12万字
  • 约 5页
  • 2017-08-12 发布于上海
  • 举报
PCB设计工具加速改进迎接挑战

出蓟避必圜垫查缱量 PCB设计工具加速改进迎接挑战 袁茵编译 些设计者们所使用的整套工具都跟 的。现代化的处理器需要有现代化 为了战胜难度更大 不上所需的速度,要满足时序上的 的总线。而且这样的总线要能运载 的挑战,印刷电路板 要求恐怕就非常吃力了。 高速传输的信号。 “一旦时钟频率 c沁uit (publishboard, 以上所说的种种,当然要把它 简称PCB)设计工具一 们合在一起,再加上时下的这样一 要开始真正为信号完整性而拼命努 定要时刻保持不断地进 种趋势是集成电路芯片上的引脚数 力了”Mentor 化和发展,尤其是在高 量越来越多.就形成了这样一个开 电子科技公司)系统设计部的市场 速信号领域中,更是如 发环境,身处其中的印刷电路板的 开发主管JollllIsaac这样说道。 此. 设计者们手头必须有完成工作所需 从并行总线转向串行数据与时 的合适工具。即使如此,要完成的 钟转换加强了这一高速信号传输速 任务还是可能让你大吃一惊。在这 度的趋势。举个例子:PCI 份报告中.我们将对印刷电路板设 componentinte喻ce, (peripheml 计者们所面临的挑战中的一部分进 周边元件扩展接口)高速协议已经 行调查,并检验目前许许多多的设 在很大程度上取代了PCI总线的地 说到印刷电路板的设计,在这 计工具如何解决这些挑战的。 位。它以一对差分总线代替了并行 方面的改变并不一定是根本性的。 总线.这对差分总线能通过与并行 速度方面的需求 尽管集成电路设计工具必须要能跟 总线相同的链接传输数据与时钟信 得上技术上快速变革的步伐,但印 “印刷电路板设计已经成为了 号。 刷电路板设计者们所使用的工具却 一项要求极其严格的复杂系统设计 “对这样的设计而言。它们能 还是更倾向于以一种进化性的方式 流程”.日本Zul(en公司在欧洲的从两方面获益”.Cadence公司高 来进行改变。 工程总经理Wemer砌ssiek说道。速印刷电路板产品部的研发副总 但这并不意味着印刷电路板设 他进一步说明. “它已经绝不再是 A.J血corvaia这样说道:“一方面 计者们的世界就天下太平了。像串 仅仅只与图稿设计有关了。从为你 是在链接中进行设计时,所占用的 行化器/解串器(s耐alizerS/的产品设定草图到平面布局图、电 印刷电路板面积会少得多。另一方 路布线图乃至生产制造的全过程 面.由于采用了差分总线。这些链 deserializers,简称SERDES)这样 的技术属于多吉比特串行数据流技 中,这都是一项工程性的工作。” 接对于来自攻击

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档