基于FPGA的智能晶闸管触发器.pdfVIP

  • 17
  • 0
  • 约1.04万字
  • 约 3页
  • 2017-08-06 发布于浙江
  • 举报
基于FPGA的智能晶闸管触发器

维普资讯 文 /武汉工业学院电气信息工程系 廖艳娥 基于FPGA的智能晶闸管触发器 在三相桥式整流电路基础上.研制了一种具有相序a适应等功能的数字触发 器.并对所设计的数字触发器进行了软件仿真和在一定条件下进行了试验.结果 表明所设计的数字触发器能正确地给三相桥式整流电路提供触发脉冲。 直流电气传动中使用的可控直流电源大部分是晶闸管 在相控整流电源,而晶闸管触发脉冲单元是晶闸管相控 整流的重要组成部分。晶闸管数字触发器由于其控制精度高, FPGA 控制方式灵活,很容易实现相序 自适应、频率 自适应等功能, A/D转换时序控制 正成为各生产厂家竞相研究的热点。随着计算机技术的迅猛 反馈 …L一 脉冲发生器 发展,微处理器性价比不断提高,使得使用微处理器设计晶 闭环}l 脉冲调制 闸管触发器的技术已经比较成熟。但是,使用微处理器开发 相序 自适应 三 步号ll1.1 缺相保护 数字触发器增加了系统分散性,降低了控制精度。基于使用 控制逻辑 微处理器实现晶闸管数字触发器的不足,本文提出了采用现 图1 数字触发器硬件框图 场可编程门阵列作为主控芯片,开发一套具有相序 自适应、缺 相保护等功能的智能化数字触发器。 普及和应用,并一度在高密度的可编程逻辑器件领域中独占 鳌头。 数字触发器的硬件设计 一咏隔 . 基于FPGA的特点和该设计系统的要求,选用ALTERA 一 一冲离 晶闸管数字触发器主要有电网同步信号检测、输出信号 公司生产的FLEX, 10K系列的EPF10K10器件,它属于FPGA 输放 出大 检测及反馈信号处理、模拟PI调节单元、相序 自适应、缺相 器件。EPF10K10LC85—4器件具有 10000个典型门、576 保护单元、脉冲形成及脉冲驱动单元组成。同步信号检测部 个逻辑单元、72个逻辑阵列块、3个嵌入式阵列块、RAM为 分获得电网的三相同步信号,作为触发脉冲输出的基准,同 6144B、720个寄存器、IO/数 目为59个,+5V供电,速 时也作为相序自适应及缺相保护的依据;输出信号检测及反 度等级为4ns,即引脚到引脚的逻辑延迟时间4ns。 馈信号处理单元将输出电压或电流信号与移相给定信号经过 2.同步电路 模拟PID运算后,由A/D转换成数字触发控制角,送入主控 可以采用三相同步变压器获得三相同步电压信号,也可 芯片。脉冲形成单元输出的脉冲经调制后,经脉冲变压器隔 以使用单相变压器获得单相同步电压信号,运用锁相环技术 离放大后驱动晶闸管,数字触发器的硬件框图见图1。 获得与电网电压同步的三相同步信号,此两种同步电路都需 1.主控芯片的选择

文档评论(0)

1亿VIP精品文档

相关文档