- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章中规模通用集成电路和其应用
第六章 采用中、大规模集成电路的逻辑设计 ; 集成电路由SSI发展到MSI、LSI和VLSI后,单个芯片的功能大大增强。一般来说,在SSI中仅是基本器件(如逻辑门或触发器)的集成,在MSI中已是逻辑部件(如译码器、寄存器等)的集成,而在LSI和VLSI中则是一个数字子系统或整个数字系统(如微处理器)的集成。;根据集成电路规模的大小,通常将其分为SSI 、MSI 、LSI 、VLSI. 分类的依据是一片集成电路芯片上包含的逻辑门个数或元件个数。??? 一.SSI (Small ScaleC Integration ) 小规模集成电路??? 通常指含逻辑门数小于10 门(或含元件数小于100个)。??? 二.MSI (Medium Scale Integration ) 中规模集成电路??? 通常指含逻辑门数为10门~99门(或含元件数100个~999个)。??? 三.LSI (Large Scale Integration )大规模集成电路??? 通常指含逻辑门数为100门~9999门(或含元件数1000个~99999个)。?? 四.VLSI (Very Large Scale Integration) 超大规模集成电路??? 通常指含逻辑门数大于10000 门(或含元件数大于100000个)。??? 逻辑门和触发器属于小规模集成电路。 ;采用中、大规模集成电路组成数字系统具有体积小、功耗低、可靠性高等优点,且易于设计、调试和维护。
??? 本章知识要点?
???●? 熟悉常用中规模通用集成电路的逻辑符号、基本逻辑功能、外部特性和使用方法。????●? 用常用中规模通用集成电路作为基本部件,恰当地、灵活地、充分地利用它们完成各种逻辑电路的设计,有效地实现各种逻辑功能。 ;6.1二进制并行加法器;1.串行进位二进制并行加法器:由全加器级联构成,高位的进位依赖于低位的进位。 ;串行进位二进制并行加法器的特点是:被加数和加数的各位能同时并行到达各位的输入端,而各位全加器的进位输入则是按照由低位向高位逐级串行传递的,各进位形成一个进位链。由于每一位相加的和都与本位进位输入有关,所以,最高位必须等到各低位全部相加完成并送来进位信号之后才能产生运算结果。显然,这种加法器运算速度较慢,而且位数越多,速度就越低。??? 为了提高加法器的运算速度,必须设法减小或去除由于进位信号逐级传送所花的时间,使各位的进位直接由加数和被加数来决定,而不需依赖低位进位。根据这一思想设计的加法器称为超前进位(又称先行进位)二进制并行加法器。;2.超前进位二进制并行加法器:由逻辑电路根据输入信号同时形成各位向高位的进位,又称为先行进位二进制并行加法器或者并行进位二进制并行加法器。 ;超前进位二进制并行加法器构成思想如下:第i位全加器的进位输出函数表达式为??? Ci = AiBi+(Ai+Bi)Ci- 1???
令??? Ai+Bi→Pi??? (进位传递函数)????????? AiBi→Gi??? (进位产生函数)??? 则有? Ci=PiCi-1+Gi??? 于是,当i=1、2、3、4时,可得到4位并行加法器各位的进位输出函数表达式为???? C1=P1C0+G1???? C2=P2C1+G2=P2P1C0+P2G1+G2??? ???? C3=P3C2+G3=P3P2P1C0+P3P2G1+P3G2+G3 ???? C4=P4C3+G4=P4P3P2P1C0+P4P3P2G1+P4P3G2+ P4G3+G4
;由于C1~C4是Pi、Gi和C0的函数,而Pi、Gi又是 Ai、Bi的函数,所以,在输入Ai、Bi和C0之后,可以同时产生C1~C4。通常将根据Pi、Gi和C0形成C1~C4的逻辑电路称为先行进位发生器。采用先行进位发生器的并行加法器称为超前进位二进制并行加法器。;三.四位二进制并加法器的外部特性和逻辑符号;团篓奄拜泵委贞踊原才千甥滋宋痉寻掌燥惦邻勋蛀誉鲸当辱娠侧蜗陈杂混第六章中规模通用集成电路及其应用第六章中规模通用集成电路及其应用;四.应用举例 ???
二进制并行加法器除实现二进制加法运算外,还可实现代码转换、二进制减法运算、二进制乘法运算、十进制加法运算等功能。下面举例说明。
例6.1用4位二进制加法器74283设计一个4位二进制并行加法/减法器。
;解 分析:根据问题要求,设减法采用补码运算,令???? A=a4a3a2a1-----为被加数(或被减数);?????B=b4b3b2b1-----为加数(或减数);?????S=s4s3s2s1-----为和数(或差数);?????M为功能选择变量,当M=0时,执行A+B;当M=1时,执行A-B。??? ;
您可能关注的文档
最近下载
- 国家开放大学2024年《资本经营-重庆》形考任务1-4参考答案.docx VIP
- 河北大学2024-2025学年第1学期《高等数学(上)》期末考试试卷(B卷)附参考答案.pdf
- T CAME 30-2021 复合手术室建设标准.docx VIP
- 控制电缆绝缘测试记录表.docx VIP
- 电化学储能电站并网运行验收全套表格.pdf VIP
- 内地新疆高中班学生转学、休学审核表.pdf VIP
- GBT 18015.1-2017 数字通信用对绞或星绞多芯对称电缆 第1部分:总规范.pdf
- TJAASS 151-2024 水稻碳足迹评价方法.pdf VIP
- 新解读《GB_T 18015.1-2017数字通信用对绞或星绞多芯对称电缆 第1部分:总规范》最新解读.docx VIP
- 2022年苏州大学计算机科学与技术专业《计算机网络》科目期末试卷B(有答案).docx VIP
原创力文档


文档评论(0)