基于fpga的智能合并单元设计仿真 simulation of smart merging unit based on fpga.pdfVIP

  • 0
  • 0
  • 约1.54万字
  • 约 5页
  • 2017-08-13 发布于上海
  • 举报

基于fpga的智能合并单元设计仿真 simulation of smart merging unit based on fpga.pdf

基于fpga的智能合并单元设计仿真 simulation of smart merging unit based on fpga

簟43囊簟12期 中国电力 V01.43.No.12 2010年12月 F1.ECTRICPOWF=R Doe.2010 萋于LEP@g的智麓合并单元。逡计彷冀 岳芸,朱超,郑建勇,梅军 (东南大学电气工程学院,江苏南京210096) 摘要:面向智能变电站信息数字化、功能集成化、结构紧凑化的要求。通过分析IEC60044—8,IEC霭 61850—9一l,2标准.设计了一种集数据接收、同步、处理、通信等功能于一体的电子式互感器智能合并单≤ 元。利用现场可编程门阵列(nGA)丰富的I,o口、快速的可行性和可扩展性,实现了采集器与合并单元的§ 数据接收.并且通过Lagrange插值算法实现多路数据的同步;同步数据通过有限脉冲(FIR)滤波和先进先出i II进行开发工作。并利用该软件自带的仿真工具验证了本设计的可行性。 ? Quaaus 关键词:智能变电站;电子式互感器;智能合并单元;FPGA

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档