SOPC期末复习题.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SOPC期末复习题

第一、二章【】名词解释SOC 、SOPC、 IP、固核、软核、硬核、nios II、SOPC Builder、quartus II【】构成SOPC系统的方案有哪些?各有什么特点?【】简述SOPC系统开发流程?Quartus II 和SOPC Builder在这过程中分别起什么作用?谈谈你对SOPC的理解。流程:1. 分析系统需求,包括功能需求和性能要求等2. 建立Quartus II工程;3. 使用Qsys/SOPC Builder生成一个用户定制的系统模块(包括NIOS II、标准外设模块及用户定制外设模块);4. 将SOPC系统模块集成到Quartus II工程中,并添加一些模块,可以是Altera公司提供的LPM模块、第三方提供的或用户自己定制的模块;将SOPC系统模块、Altera的LPM或用户自定义的模块连接起来;建立顶层实体。5. 分配引脚和编译工程,编译生成系统的硬件配置文件.sof和.pof文件;6. 下载工程,验证,将配置文件下载到开发板上进行验证;7. 软件开发,开发可以使用IDE开发环境;8编译软件工程,生成可执行文件.elf;9. 调试程序,将硬件配置文件下载到开发板,将可执行文件下载到RAM,直到软硬件协同工作。SOPC Builder:nios2系统模块构建工具,用于配置、生成nios2系统模块;QuartusII:用于完成Nios II硬件系统的分析综合、优化、适配、下载测试等【】目前常见的软核处理器:Altera公司的Nios II核,Xilinx公司的MicroBlaze核第三章【】Nios II 处理器系列包括三种内核(32位软核处理器):Nios II/f (快速)性能最高,但占用的逻辑资源最多;Nios II/e (经济)占用的逻辑资源最少,但性能最低;Nios II/s (标准)具有平衡的性能和尺寸,NiosII/s内核比第一代的Nios CPU更快,占用的资源更少。【】nios2架构提供存储器映射的(Memory-Mapped)I/O访问:数据存储器和外设都被映射到数据主端口的地址空间(外设和存储器使用统一的地址空间)。【】Nios II结构的指令主端口和数据主端口都支持高速缓存。高速缓存虽然改善了系统的整体性能,但使程序的执行时间变得不可预测。对于实时系统来说这一点至关重要。【】存储数据时,nios2使用小端字节顺序:高字节对应高地址;低字节对应地址地。【】紧耦合存储器(TCM)与高速缓存cache的区别。第四章【】名词解释Avalon外设:是Avalon存储器映射外设的简称,包括存储器、处理器、UART、PIO、定时器和总线桥、用户自定义Avalon外设等。外设和存储器使用相同的总线来寻址。Avalon端口:完成数据传输的接口所包含的一组Avalon信号。分为主端口和从端口。主端口在Avalon总线上发起数据传输,目标从端口在Avalon总线上响应主端口发起的数据传输。主从端口对:是指在数据传输过程中,通过Avalon交换架构连接起来的主端口和从端口。Avalon传输:是指Avalon端口和Avalon交换架构之间的数据单元的读/写操作。分为主传输和从传输。主端口发起对交换架构的主传输;从端口响应来自交换架构的从传输。【】在基于FPGA片上系统中,Avalon总线是用于连接哪些组件或设备的总线结构Avalon总线规范是altera公司开发的用于连接处理器与片内/外外设的总线技术;描述了主从端口之间的信号连接关系、传输模式及通信时序。【】Avalon从端口传输可分为哪几种?(1)从端口读传输从端口基本读传输、具有固定/可变等待周期的从端口读传输、具有建立时间和固定等待周期的从端口读传输。(2)从端口写传输从端口基本写传输、具有固定/可变等待周期的从端口写传输、具有建立时间/保持时间的从端口写传输。【】地址边界:是指由主端口数据宽度决定的字地址边界。例如主端口数据宽度为32位,则本地地址边界落在0x00、0x04、0x08、0x0C等地址上。【】地址对齐:决定了从端口数据单元在主端口地址空间中的位置。可分为静态地址对齐和动态地址对齐2种方式。本地地址对齐:从端口数据必须与主端口的地址边界对齐。本地地址对齐的好处:适用于映射到存储器空间的寄存器控制的从外设;一次只访问外设的一个控制/数据/状态寄存器。动态地址对齐:从端口数据在主端口地址空间中连续地按字节对齐动态地址对齐的好处:1)32位的Nios II处理器可以使用廉价的8位或16位存储器作为数据和程序存储。2)存储器的物理宽度对于软件设计人员是透明的,在开发软件时,不必考虑程序在何种宽度的存储器上运行。3)不需要软件进行数据拼接,软件开发简单且执行速度快。第六、七章【1】HAL系统库。硬件抽象层HAL是轻量级的运行环境,提供了设备驱

文档评论(0)

2017ll + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档