- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章D触发器课件
§4.3 D触发器
一、同步D触发器
在CP的作用下,根据输入信号D的不同取值(0或1)而具有置0、置1功能的电路,称为 D 型触发器。
逻辑图、逻辑符号、状态表如图4.13
特性方程为 ;图4.13D触发器
(a)逻辑图; (b)逻辑符号; (c)特性表 ;状态转换图;二、 维持阻塞D触发器(又称维阻D触发器或边沿D触发器);图4.14 维阻D触发器(a) 逻辑电路; (b) 逻辑符号; 2. 功能分析
结合图4.14所示电路,维持阻塞D触发器的功能分析
如下:
在CP上升沿(CP↑)到来之前, CP=0,R=1,S=1,
Qn+1=Qn,保持不变。
(1) 设D=1, 则A= =0,B= =1。
① CP↑到来,CP=1,S= =0, R= =1,
据基本RS触发器功能知, Qn+1=1=D。; ② CP=1期间,因Qn+1=1, S=0, 置“1”维持线起作用确保S=0不变,同时,经置“0”阻塞线使R=1阻止了Qn+1向0转换,虽然D在此期间变化,会使A=D跟着变化, 但S=0。既维持了Qn+1=1不变,也阻塞了其空翻,保持1状态不变。
③ CP下降沿(CP↓)到来,CP=0, R=1, S=1,Qn+1保持不变。
(2) 设D=0,则A= =1, B=0。
① CP↑到来,CP=1,则S= =1, R= =0,
Qn+1 = 0 = D。
② CP=1期间,因Qn+1=0,R=0, 置“0”维持线起作用,确保R=0不变,D变化而A不变。经置“1”阻塞线阻止了空翻,使输出0状态不变。
③ CP↓到来,CP=0,R=1,S=1,Qn+1保持不变。; 由上述分析可知:
维阻D触发器在CP脉冲上升沿触发翻转,且特征方程式为Qn+1=D,它通过维持、阻塞线有效地克服了空翻现象。
注意:输入信号D一定是CP脉冲上升沿到来之前的值
从结构上看D信号必须比CP脉冲提前2tpd时间到达才能随CP脉冲起作用,改变输出Qn+1的状态。
维持阻塞D触发器的波形图如图4.15所示。;图 4.15 维持阻塞D触发器的波形图; 3. 集成D触发器;图 4.16 74LS74管脚排列图;三、 触发器的相互转换;JK转换为D: 则J=D,
K=
JK转换为T: ,则J=K=T.
JK触发器转换为D触发器、T触发器的电路如4.17所示
2. D触发器转换为JK、 T触发器
D转换为JK:D= 。
电路如图4.18所示,将图中的J、 K相连即构成T触发
器,T=1便为T′触发器。 ;图 4.17JK触发器转换为D、 T触发器;图 4.18D转换为JK触发器;图4.19 D转换为T和T’触发器;本章小结; 触发器有高电平CP=1、低电平CP=0、上升沿CP↑、下降沿CP↓四种触发方式。
常用的集成触发器
TTL型的有:双JK负边沿触发器74LS112、双D正边沿触发器74LS74;
在使用触发器时,必须注意电路的功能及其触发方式。
同步触发器在CP=1时触发翻转,属于电平触发,有空翻和振荡现象。
为克服空翻和振荡现象,应使用CP脉冲边沿触发的触发器。
功能不同的触发器之间可以相互转换。 ;作 业;课堂练习
原创力文档


文档评论(0)