基于MIPS指令的单周期微控制器设计哈工大.docVIP

基于MIPS指令的单周期微控制器设计哈工大.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于MIPS指令的单周期微控制器设计哈工大

课程设计说明书(论文) 课程名称: 数字集成系统课程设计 设计题目: 基于MIPS指令的单周期微控制器设计 院 系: 航天学院 微电子科学与技术系 班 级: 设 计 者: 学 号: 指导教师: 设计时间: 2015年7月27日-2015年8月7日 姓 名: 院 (系): 专 业: 班 号: 任务起至日期: 2015 年 7 月 27 日 至 2015 年 8 月 7 日 课程设计题目: 基于MIPS指令的单周期微控制器设计 已知技术参数和设计要求: Load/store,算术逻辑运算和流程控制是RISC的主要组成部分,本设计以MIPS指令子集为例,研究RISC的基本原理与硬件建模。 load/store设计 设计要求:参考《计算机组成与设计—硬件/软件接口》,进行模块划分和设计微控制器整体结构,设计支持load、store指令的数据通路,并比较各种实现的效率、面积和速度。 算术逻辑运算设计 设计要求:设计支持add、sub、multi、or等指令的数据通路。 流程控制设计 设计要求:设计支持branch、jump等指令的数据通路。 基于MIPS指令的单周期微控制器设计 设计要求:同组同学共同完成具有10条左右指令的单周期微控制器设计。 基本要求: 1)确定设计采用的结构 2)划分所确定的结构,画出模块图,确定模块间的连接关系,端口方向及宽度 3)确定设计的验证方案,验证点及验证向量 4)完成设计的RTL建模及测试平台建模 5)完成设计的验证、逻辑综合,给出设计的评价(面积、速度) 6)完成设计报告 工作量: 本课程设计按照每4人一组分工协作完成。每位成员完成设计要求中的(1)~(3)任务之一,作为独立完成项,在完成个人项目基础上共同完成设计要求中的第(4)项。 熟悉开发环境、学习EDA工具使用:10学时 分析题目、确定设计方案:5学时 设计、验证、综合以及结果分析、整理数据:25学时 工作计划安排: 2015.7.27—2015.7.28 学习modelsim、DesignCompiler使用方法 2015.7.29—2015.7.30 分析设计题目,确定结构及模块划分 2015.7.31—2015.8.6 完成设计、验证、综合与性能分析 2015.8.7 提交课程设计报告 同组设计者及分工: 指导教师签字___________________ 年 月 日 教研室主任意见: 教研室主任签字___________________ 年 月 日 *注:此任务书由课程设计指导教师填写。 功能描述 基于MIPS指令的单周期微控制器设计: l_w和s_w指令的实现:控制器实现支持load word(lw)、store word(sw)指令的MIPS单周期数据通路: l_w:寄存器rs中的数据和立即数imm相加,得到存储器地址,用这个地址访问存储器,把得到的存储器数据写入寄存器rt中。把PC + 4写入PC。 s_w:寄存器rs中的数据和立即数imm相加,得到存储器地址,把寄存器rt中的数据写入这个地址的存储器中。把PC + 4写入PC。 设计方案: 整体框图: 模块划分: 下图中,各个大模块中还包含:立即数符号位扩展,寄存器堆,存储器,ALU,指令寄存器,PC,控制部件 模块连接框图: 总体设计思想: 我设计的部分主要包三四部分,分别为:指令寄存器、寄存器堆、和存储器,额外还有一个Alu,即加法器和一个pc,即程序计数器,是借助同组同学编译的程序。 存取指令需要两个状态单元,计算下一个指令地址需要一个加法器,两个状态单元分别是指令寄存器和程序寄存器。指令寄存器是制度的,任意时刻的输出都反映了输入的地址的内容,而不需要读控制信号。程序计数器是一个32位的寄存器,让在每个时钟周

文档评论(0)

shenlan118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档