数电课设——六进制同步加法计数器(无效状态为000_101)数电课设.pdfVIP

数电课设——六进制同步加法计数器(无效状态为000_101)数电课设.pdf

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课设——六进制同步加法计数器(无效状态为000_101)数电课设

沈阳理工大学信息科学与工程学院——数字电子技术课程设计 一、六进制同步加法计数器 ( 无效状态为 010 100) 二、基于 74163 芯片仿真设计 157 进制加法计数器 一: 1.1 课程设计的目的和要求 1.1.1 课程设计的目的 1 学会使用数字电子实验平台 2 熟悉各个芯片和电路的接法 3 熟练掌握设计触发器的算法 4 懂得基本数字电子电路的功能,会分析,会设计 1.1.2 课程设计的要求 1 六进制同步加法计数器(无效状态为 000 101 )。 2 实验用两片 74LS112,一片 74LS00, 一片 74LS08 芯片完成。 1.1.3 基本原理 计数器是用来统计脉冲个数的电路,是组成数字电路和计算机电路的基本时序部件,计 数器按进制分可分为:二进制,十进制和 N进制。计数器不仅有加法计数器,也有减法 计数器。一个计数器如果如果既能完成加法计数,又能完成减法计数,则其称为可逆计 数器。 同步计数器:当输入计数脉冲到来时,要更新状态的触发器都是同时翻转的计数器,叫 做同步计数器。 1 沈阳理工大学信息科学与工程学院——数字电子技术课程设计 1.2 设计过程 1.2.1 状态图 000 001 011 101 110 111 图 1.2.1 状态图 1.2.2 卡诺图 n Q 1 n Q2n 00Q0 01 11 10 0 000 010 100 xxx 1 xxx 101 001 111 n Q 1 输出卡诺图 n Q0 n 00 01 11 10 Q2 0 1 0 0 x 1 x 1 0 1 Q2n 次态卡诺图 n Q1 n 00 01 11 10 n Q0 Q2 0 1 1 0 x 1 x 0 1 1 Q1n 次态卡诺图 n Q1 n n Q0 00 01 11 10 Q2 0 0 1

文档评论(0)

ligennv1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档