基于FPGA的高速任意波形发生器的设计.PDF

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的高速任意波形发生器的设计

基于FPGA的高速任意波形发生器 的设计 王坚 张鸿飞 核探测与核电子学国家重点实验室 中国科学技术大学近代物理系 任意波形发生器简介 • 随着电子信息技术的发展,信号发生器被 广泛应用于电子技术的各个领域 • 对其性能要求越来越高,比如频率幅度可 调,频率稳定性高,转换速度快等 • 特殊波形的要求,比如一种用于量子随机 数发生器的1/(T‐t)波形 方案设计 • 本设计以一块FPGA芯片XC6SLX75T为核心,采用 DDS技术和高速DAC芯片,数字采样频率达1GHz。 • 使用Spartan 6系列的XC6SLX75T FPGA芯片, 具有可配置OSERDES2模块,最高运行频率 可达1080MHz。 • 时钟控制采用TI 公司的CDCE62005芯片,具 有5路可单独配置的差分时钟,最高输出频 率为1500MHz • DAC选用Analog Devices 公司的AD9734 芯片, 输入采样信号为10位,最高采样速度可达 1.2Gbps,可调模拟电流输出 FPGA逻辑设计 • FPGA是系统工作的核心,负责完成对时钟 芯片、DAC芯片的配置,同时由USB模块接 收数据并通过高速并串转换模块输送给DAC。 • FPGA逻辑包括多个功能模块:USB interface 模块、命令处理模块、时钟芯片配置模块、 DAC配置模块、数据并串转换模块以及主控 模块等 FPGA逻辑框图 OSERDES2介绍 • OSERDES2模块是spartan6 系列FPGA中特有 的并串输出模块 • 使用一个低频时钟CLKDIV对并行数据进行采 样,通过一对反向的高频时钟CLK0/CLK1驱 动串行数据的输出 • 通过一个门限信号IOCE对内部寄存器进行数 据流控制 • 最高支持8bits转1bit输出,最高输出数据率 为1080Mbps OSERDES2 配置 1/(T‐t)波形输出测试 • 输出重复频率为10Mhz没有经过低通滤波的 1/(T‐t)波形 • 与理论波形对比 • 经过低通滤波模块进行测试 • 紫色信号(上方)截止频率为1400MHz,红 色信号(下方)截止频率为1000MHz。 » » ★通过低通滤波,有效 的消除了高频噪声 谢谢!

您可能关注的文档

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档