- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路课设
数字电路课程设计
数 字 闹 钟
学生姓名:
班级学号:
设计时间:
一、设计任务与技术指标
设计并制作一个可定时起闹的数字钟,并具有以下指标:
1、有“时”、“分”十进制显示,“秒”使用发光二极管闪烁表示;
2、以24小时为一个计时周期;
3、走时过程中能按预设的定时时间(精确到小时)启动闹钟,以发光二极管闪烁表示,启闹时间为3s~10s。
二、实验仪器及主要器件
5V电源 1台
面包板 1块
万用表 1只
74LS163 6片
74LS00 5片
74LS138 2片
CD4511 4片
LM555 1片
74LS123 1片
LED共阴极显示器 4片
电阻 若干
电容 2个
导线 若干米
设计原理
该系统由秒信号发生器、走时电路、闹钟电路等部分组成。
1、标准时间源
(1)标准时间源即秒信号发生器
(2)可采用LM555构成多谐振荡器,调整电阻可改变频率,使之产生1Hz的脉冲信号(即T=1S)
LM555管脚排列及电路
2.计时部分
时计数单元一般为24进制计数器,其输出为两位8421BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为8421BCD码。每一部分都由两片计数器(74LS163)级联构成。
秒计时器和分计时器:
模60计数器分成个位和十位,个位模十,十位模六。个位从0000计数到1001,利用置数端将个位从0000重新开始计数,同时将1001信号作为一个CP脉冲信号传给十位,让十位开始从0000开始计数。以此规律开始计数,直到十位计数到5,个位计数到9时,通过十位的置数端将十位清零,重新开始计数,并将此信号作为一个CP脉冲信号传给分计数器。
时计时器:
模24计数器采用同步方式。使用两片74LS163芯片,cp脉冲均由分计数器提供.第一片制成模10计数器,将1001信号提取出来后给与清零端。第二片芯片制成模为3的计数器,原数据ABCD给予0000信号.将第一片芯片的0011信号与第二片芯片的0010信号提取出来给与第一片芯片的置数端与第二片芯片的清零端,上升沿到来之后,两片芯片同时清零。
3、定时起闹部分
l ) 正点起闹,不要求分。
2 ) 使用2片74LS138,分别选出小时的十位和个位。
3 ) 小时十位为0~2,3-8译码器只使用前2个输入端,小时个位为0~9,3-8译码器只有3个输入端,会丢失几个时间点:8点、9点、18点、19点。
4 ) 还应控制起闹时间的长短,用74LS123构成单稳态触发器。
单稳态电路
起闹时间长短:T=0.28RC(1+0.7k/R)
起闹部分框图
采用2片74LS138,将控制十位的3-8译码器的A2端作为控制个位3-8译码器的最高位,这样就可以满足小时个位为0-9。控制十位的3-8译码器的A1,A0一起控制十位从0-2变化。
4、完整的闹钟电路图(ewb设计图)
5、其他部分及注意事项
(1)色环电阻
R=ab×10c
黑 棕 红 橙 黄 绿 蓝 紫 灰 白
0 1 2 3 4 5 6 7 8 9
(2)面包板结构
( 面包板的结构分为两种:窄条和宽条
( 窄条的导通规律为横向55导通、纵向不通
( 宽条的导通规律为纵向导通、横向不通
(3)电路中每个集成芯片都必须接电源和地(Vcc=5V)
四、电路安装及调试
1、电路安装要求
(1)布局合理
(2)导线横平竖直,且不要从集成块上跳线
(3)导线紧贴面包板,连接可靠
(4)交叉线尽可能少
2、调试方法
(1)采用逐级调试的方法
1.确保秒信号正常
2.调试秒计数器
3.调试分计数器,可将秒信号作为分计数器的CP脉冲
4.调试小时计数器,可将秒
文档评论(0)