基于TIDSP与MSP430F149的双CPU系统接口设计.PDFVIP

基于TIDSP与MSP430F149的双CPU系统接口设计.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于TIDSP与MSP430F149的双CPU系统接口设计.PDF

维普资讯 仪器仪表用户 递盐 篁 文章编号 :1671-1041(2003)06-0027-02 基于 TIDSP与 MSP430F149的 双 CPU系统接 口设计 洪 云 (东南大学仪器科学与工程系 南京 21OO96) 【摘要】介绍了DSP与MSP430系列微控制器之间的接 口实现。在对 TI公司TMS320C5000系列DSP主机接 口HPI的基本工作 原理加以介绍的基础上,给 出了具体的软硬件实现方案。此方案极大地提高了通用数字信号处理器的工作效率,减小了低速外设对 DSP造成的负荷,在需要复杂运算处理能力及多种外设接 口的系统中特别有效。 【关键词】HPI,MSP430,DSP 中图分类号:TP216 文献标识码:A 1 弓I言 器、可中断的I,O 口等丰富资源。 随着半导体技术的发展,通用数字信号处理器 (DSP)已经得 由于VC5410和F149均是3.3V供电的芯片,引脚可以直接相 到了越来越广泛的应用。与微控制器相 比DSP具有很高的运算速 连,不存在电平转换的问题,减少了在电平转换时的不可靠因素。 度,多地址、数据总线,特殊的乘、加运算结构,在要求复杂信号 同时F149有6个8Bit宽的Port,从Pl到P6,除了与VC54lO接 口 处理的场合下非常适用。但是在进行系统设计时,往往要考虑更多 使用2个Port外,还有足够的端 口连接其它外设。 的问题,系统通常还有其它的慢速器件,如人机接 口、低速 串口 等。如果单独使用DSP就会暴露其控制能力的不足,或者为了能 3 硬件接 口设计 与慢速器件接 口,要通过软件插入等待周期,甚至还要用硬件电路 HPI接 口是TIDSP特有的一种接 口,它允许外部的微控制器 插入硬等待来降低系统总线速度。为了协调这些慢速器件,浪费了 作为主机直接访问DSP内RAM,DSP相当于主机的一个外设,并 大量的CPU时间,大大降低了系统性能。而使用具有丰富控制接 且提供了DSP与MCU相互中断的机制 。主机通过三个寄存器进 口的微处理器和DSP构成一个双处理器系统,由DSP负责核心算 行DSP内存访 问,它们分别是地址 (HPIA)、数据 (HPID)和控 法实现,微控理器实现各种控制和接 口功能则可以更好的发挥 DSP 制 (HPIC)寄存器,DSP只能访问其 中的HPIC寄存器。HPIA 的特长。DSP与微控制器组成的双CPU系统的难点在于它们的数 寄存器实际上是一个DSP内AR M 的指针,通过 HPID寄存器可 据交互问题,如果不能高速、有序、可靠的共享和交换数据,仍旧 以将数据读或写至HPIA指向的地址。HPIC寄存器控制和管理 不能为DSP减负。基于以上的问题,采用了德州仪器公司 (Texas HPI操作,例如传输字节顺序、中断控制等。 Instrument)的TMS320VC54l0( 简称VC54lo)和MSP430F149 HPI接 口由8位宽的双 向数据总线 (HDo-I-m7)和若干控制 (以下简称F149)来实现双CPU系统,之所以选择它们是由器件本 信号组成。由于VC54lO内部存储器是 16Bit字架构,主机的访问 身的特点决定的。 需要两次连续的8Bit读写才能完成。耶 几 引脚上的逻辑状态指示 当前所传送的字节为高字节还是低字节,字节的传送顺序由HPIC 2 概述

文档评论(0)

sunyangbill + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档