基于单驱动和多驱动通道形式组合的fpga互连结构-电子与信息学报.pdfVIP

基于单驱动和多驱动通道形式组合的fpga互连结构-电子与信息学报.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于单驱动和多驱动通道形式组合的fpga互连结构-电子与信息学报

第 32 卷第 8 期 电 子 与 信 息 学 报 Vol.32No.8 2010 年 8 月 Journal of Electronics Information Technology Aug..2010 基于单驱动和多驱动通道形式组合的FPGA 互连结构研究 李 威①② 杨海钢① 黄 娟①② ①(中国科学院电子学研究所 北京 100190) ②(中国科学院研究生院 北京 100049) 摘 要:单驱动实现和多驱动实现是 FPGA 中单向互连通道的两种实现形式。该文讨论了二者在版图面积、延时 等方面的差异,以及它们各自对通道结构的限制。提出在互连结构中将两种实现形式进行组合。并给出一种有效的 结构设计方法,通过两级优化得到了面积延时积最优情况下对应的互连线段长度组合方式以及互连实现形式组合方 式。与其他结构相比,使用该文方法得到的 50%长度为 6 的单驱动电路,25%长度为 8 的多驱动电路和 25%长度为 8 的单驱动电路的组合结构,改进了 57%~86%的面积延时积。 关键词:FPGA;互连结构;单驱动实现;多驱动实现;面积延时积 中图分类号:TN402 文献标识码: A 文章编号:1009-5896(2010)08-2023-05 DOI: 10.3724/SP.J.1146.2009.01007 Optimal Design for FPGA Interconnect Based on Combinations of Single-driver and Multi-driver Wires ①② ① ①② Li Wei Yang Hai-gang Huang Juan ① (Institute of Electronics, Chinese Academy of Sciences, Beijing 100190, China) ② (Graduate University of Chinese Academy of Sciences, Beijing 100049, China) Abstract: Single-driver directional wires and multi-driver directional wires can both be used for FPGA interconnect. This paper compares them in area, performance, and their effect on topology of the routing architecture. Then a new type of FPGA routing architecture is proposed that utilizes a mixture of single-driver and multi-driver wires combined with various wire lengths and a two-stage optimization method is used to obtain the best routing architecture. Extensive experiments show that the best architecture optimized by area-delay product is 50% length

您可能关注的文档

文档评论(0)

ailuojue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档