微机课设阶梯形滤波器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机课设阶梯形滤波器设计

微型计算机原理与接口技术 实习报告 专 业:通 信 工 程 姓 名: 班级学号: 指导教师: 张锡鹤 2013年12月28日 目录 概述···············································(2) 课程设计目的·····································(2) 课程设计要求·····································(2) 硬件接口设计·······································(2) 硬件接口设计分析·································(2) 芯片引脚及功能介绍·······························(3) 硬件接口原理图···································(11) 软件设计···········································(12) 程序流程图·······································(12) 源程序···········································(14) 课程设计心得·······································(16) 参考文献···········································(17) 概述 课程设计目的 掌握微处理器接口电路设计的初步方法,并进行一定的编程训练,加 强微机应用的工程实践能力; 学会使用微处理器芯片8088/8086及其它典型的接口芯片设计微处理器应用的典型接口电路; 加深对微处理器8088/8086及典型接口芯片特性及应用的理解; 掌握波形发生器的逻辑功能、工作原理及设计方法,分析并设计硬件接口原理图及程序流程图并编写相应源程序。 课程设计要求 设计阶梯波波形发生器,要求该阶梯波周期可调且为单极性输出,阶梯波波形如图1.2.1所示。 要求分析并设计阶梯波波形发生器的硬件接口原理图。 要求分析并设计阶梯波波形发生器的程序流程图。 要求编写周期可调的单极性阶梯波波形输出的源程序。 图1.2.1 单极性周期可调的阶梯波 硬件接口设计 硬件接口设计分析 微处理器只能处理数字信号,而实际应用中都是模拟信号,因此需要将模拟信号转化为数字信号输入,经过处理之后再将数字信号转化为模拟信号输出。本次设计要求是阶梯波周期可调,因此周期是输入信号,而且周期是用电压信号表示,因此选择A/D0809作为模拟信号转化为数字信号的转化芯片,在A/D0809的输入端接电位器用于调节周期。该设计的输出是梯形波,是模拟量输出,需要将处理后的数字信号转化为电压信号输出,因此选择D/A0832数模转化芯片实现。有了输入输出接口,最重要的是主控制器,本次设计选择8088CPU作为整个硬件电路运行的控制中心,8088CPU需要将输出的地址经过译码电路才能控制各个接口,所以选择74LS138地址译码器。有了硬件电路还需要程序的控制,因此需要DROM2764和SRAM6264来存储所有数据及控制程序。通过将这些芯片按照设计要求进行搭接结合软件设计便可是实现周期可调的单极性阶梯波输出。 芯片引脚及功能介绍 8088CPU引脚及功能介绍 图2.2.1 8088CUP引脚图 本次设计中,8088CPU工作在最小系统模式下,8088CPU最小系统模式下的引脚定义如下: A16~A19/S3~S6:地址,状态复用的引脚,三态输出。在8088执行指令过程中,某一时刻从这4个引脚上送出地址的最高4位A16~A19;而在另外时刻,这4个引脚送出状态信号S3~S6。这些状态信号里,S6恒等于0,S5指示中断允许标志位IF的状态,S4,S3的组合指示CPU当前正在使用的段寄存器。 A8~A15:中8位地址信号,三态输出。CPU寻址内存或接口时,从这些引脚送出地址A8~A15。 AD0~AD7:地址,数据分时复用的双向信号线,三态。当ALE=1时,这些引脚上传输的是地址信号;当DEN=0时,这些引脚上传输的是数据信号。 IO/M:输入/输出/存储器控制信号,三态。IO/M引脚用来区分当前操作是访问存储器还是访问I/O端口。若此引脚输出为低电平,访问存储器;若输出为高电平,则是访问I/O端口。 WR:写信号输出,三态。此引脚输出为低电平时,表示CPU正在对存储器或I/O端口进行操作。 DT/R:数据传送方向控

文档评论(0)

dajuhyy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档