- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验名称: 计数器的设计
专业班级:
学 号:
姓 名:
同组成员:
报告日期: 2013.6.11
1、系统需求
PC 个人计算机
ISE14.2 软件
D.V 文件
D.UCF 文件
USB下载线
Adept软件
开发板Basys2
2、实验内容:
用电平异步时序逻辑电路,实现上升沿触发的D触发器(无空翻).需要一个复位信号RESET,和一个置位信号RET,均为低电平有效.
接线:
输入信号:
DIN[0]-------- 接板子上SW0(FPGA内部“p11”);
DIN[1]-------- FPGA内部 L3
DIN[2]-------- FPGA内部 K3
DIN[3]-------- FPGA内部 B4
CLK------- --FPGA内部“A7”
LOAD-----FPGA内部 F3
CLR--------FPGA内部 E2
M-----------FPGA内部 N3
输出信号:
DOUT[0]-----FPGA内部 M5
DOUT[1]-----FPGA内部 M11
DOUT[2]-----FPGA内部 P7
DOUT[3]-----FPGA内部 P6
QCC-----------FPGA内部 G1
3、实验目的 :
当你完成整个项目之后,你将学会以下的功能.
(1)利用ISE14.2 的软件开启一个 Spartan3E的项目.
(2)撰写一个简单的Schematic原理图,利用语法检查器(Syntax Check)来修
正语法的错误
(3)产生测试模板(Test Bench) 来辅助你的设计.
(4)加入系统所需的Constraints 文件.(UCF file)
(5)完成整个设计流程.并产生D.bit文件。
(6)利用Adept软件来烧录D.bit 文件到FPGA.
4、实验过程
4.1 verilog代码
`timescale 1ns / 1ps
module ADDER(LOAD,CLR,CLK, M,DIN,DOUT,QCC);
input LOAD;
wire LOAD;
input CLR;
wire CLR;
input CLK;
input M;
wire M;
input [3:0] DIN;
wire [3:0] DIN;
output QCC;
reg QCC;
output [3:0] DOUT;
wire [3:0] DOUT;
reg [3:0] counter;
assign DOUT = counter;
always @( posedge CLK or negedge LOAD or negedge CLR)
begin
if (!CLR)
counter = 0;
else if(!LOAD)
counter = DIN;
else begin
if(M==1) begin
if( counter == 4b1111) begin
counter = 4b0000;
QCC = 0;
end
else begin
counter = counter +1;
QCC = 1;
end
end
else begin
if( counter == 4b0000) begin
counter = 4b1111;
QCC = 0;
end
else begin
counter = counter -1;
QCC = 1;
end
end
end
end
endmodule
4.2 设计仿真
4.2.1编辑激励:
`timescale 1ns / 1ps
module test;
// Inputs
reg LOAD;
reg CLR;
reg CLK;
reg M;
reg [3:0] DIN;
// Outputs
wire [3:0] DOUT;
wire QCC;
// Instantiate the Unit Under Test (UUT)
ADDER uut (
.LOAD(LOAD),
.CLR(CLR),
.CLK(CLK),
.M(M),
.DIN(DIN),
.DOUT(DOUT),
您可能关注的文档
最近下载
- 偏瘫患者的转移训练.ppt VIP
- 夜空中最亮的星合唱谱584411678.pdf
- 完整版苏教版科学五年级下册全册课件.ppt
- 前端产品手册V3.0(中文)100710.pdf
- 专题一 近代列强的侵略与中国人民的抗争(八上总复习课件)-2023-2024学年八年级历史上册同步备课系列(部编版).pptx VIP
- (二模)南通市2025届高三第二次调研测试语文试卷(含标准答案).docx
- 人教版八年级上册历史期中专题一 近代前期列强的侵略与中国人民的抗争.ppt VIP
- 2025河南省中考化学核心知识点汇总.docx
- 桂林理工大学《大学英语4》课件-Unit 4 Innovation.pptx
- 四平宏宝莱饮品股份有限公司发展战略研究.pdf VIP
文档评论(0)