- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
加法器工作原理.PDF
第十六讲若干常用中规模组合逻辑电路-加法器
※ 加法器工作原理 ※
※ 加法器工作原理 ※
Lecture
《数字电子技术基础》
第十六讲若干常用中规模组合逻辑电路-加法器
█ 加法器概述
两个二进制数之间的算术运算无论是加、减、乘、除,
目前在数字计算机中都是化为若干步加法运算和移位进行
的。因此,加法器是构成算术运算器的基本单元。
目前,常用加法器分类如下:
半加器
1位加法器
加 全加器
法
器 串行进位加法器
多位加法器
超前进位加法器
《数字电子技术基础》
第十六讲若干常用中规模组合逻辑电路-加法器
█ 1位全加器
◆ 半加器(Half-adder)
若不考虑有来自低位的进位将两个1位二进制数相加,
称为半加。实现半加运算的电路叫做半加器。
半加器的逻辑表达式:
表1 半加器的真值表
⎧
S AB +AB A ⊕B
输入 输出 ⎨
CO AB
⎩
A B S CO
半加器的逻辑电路及符号:
0 0 0 0
0 1 1 0
Σ
1 0 1 0
1 1 0 1
《数字电子技术基础》
第十六讲若干常用中规模组合逻辑电路-加法器
◆ 全加器(Full-adder)
将两个多位二进制数相加时,除了最低位以外,每一位
都应考虑来自低位的进位,即将两个对应的加数和来自低位
的进位3个数相加。这种运算称为全加,所用电路称为全加器。
表2 全加器的真值表
输 入 输 出
CI A B S CO
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0 ⎧
S A ⋅B ⋅CI +AB ⋅CI +AB ⋅CI +AB ⋅CI
⎪
0 1 1 0 1 ⎨
⎪
1 0 0 1 0 CO A=⋅B+B⋅CI +A⋅CI
⎩
文档评论(0)