南邮数电触发器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
南邮数电触发器

第五章 触发器 * 第五章 触发器(Flip Flop) 第一节 概述 1.按是否受控于时钟脉冲(CP Clock Pulse ) 2. 按实现的逻辑功能 一、触发器概念 二、触发器的分类 一、与非门构成的基本SRFF 1.电路构成 第二节 基本SRFF(SDRDFF) 2.逻辑功能 3.逻辑功能的表示方法 二、或非门构成的基本SRFF 2.逻辑功能的表示方法 1.电路构成 第三节 钟控电位触发器 (钟控触发器) 一、钟控SRFF(SR锁存器) 1.电路构成 2. 钟控原理 3.逻辑功能 1.电路构成 2.逻辑功能 三、钟控触发器的触发方式与空翻 1.触发方式(工作方式) 2.空翻 二、钟控DFF(D锁存器) 第五章 触发器(Flip Flop) 第一节 概述 一、触发器概念 有一个或多个输入,两个互反的输出(Q和Q),具有两个稳态,能存储一个0或1的基本单元电路。通常用Q端的状态代表触发器的状态。 图 5.1.1触发器的框图 F 一个或多个输入 Q Q 二、触发器的分类 1.按触发是否受控于时钟脉冲(CP Clock Pulse ) (1) 异步(基本)触发器 (2) 同步(时钟)触发器 (不用CP,异步工作) (用CP,同步工作) ①钟控电位触发器(电位触发) ②主从触发器(主从触发或脉冲触发) ③边沿触发器(边沿触发) 2. 按实现的逻辑功能 (3) JKFF (1) SRFF (2) DFF (4) TFF (5) T′FF 1.电路构成 一、与非门构成的基本SRFF 第二节 基本SRFF(SDRDFF) (a) 逻辑电路 Q SD G1 G2 Q RD SD、RD :输入端。 直接置1(或0)端; 直接置位(或复位)端; 数据输入端; 激励输入端; 触发输入端; 控制输入端。 图 5.2.1与非门构成的基本SRFF Q Q SD RD (b) 曾用符号 (c) 国标符号 Q Q SD RD R S 2.逻辑功能 (1)现态(当前状态):接收信号时的状态,用Qn表示。 (2)次态(下一状态):接收信号后状态,用Qn+1表示。 (3)逻辑功能分析 Qn+1 1 1 SD RD 0 0 0 1 1 1 0 0 Qn Qn+1 = Qn+1 = 1 置0 置1 保持 不允许 结论:SD 、RD 低电平有效。 (4)脉冲工作特性(动态特性) 触发脉冲的持续时间 tw 2tpd 3.逻辑功能的表示方法 (1)状态转移表(特性表) (2)功能表:状态转移表简化形式 表 5.2.2 与非门基本触发器的功能表 表 5.2.1 与非门基本触发器的状态转移表 图 5.2.2 求次态方程的卡诺图 0 1 0 0 1 1 1 × × 0 10 11 01 00 SD RDQn (3)次态方程 (书P107) Qn+1 = SD + RDQn SD + RD = 1 (约束条件) 由图5.2.2可得: (4)状态转移图 (5)激励表(驱动表) (6)波形图(时序图) 图 5.2.3 与非门基本触发器的状态转移图 0 SD=1 RD=? 1 SD=? RD=1 SD=0 RD=1 SD=1 RD=0 表 5.2.3 与非门基本触发器的激励表 Q Q SD × × × RD × × × 图 5.2.4 与非门基本触发器的波形图 二、或非门构成的基本SRFF (a) 逻辑图 Q RD ≥1 G1 ≥1 G2 Q SD 图 5.2.5 或非门基本SRFF Q Q SD RD (b) 曾用符号 (c) 国标符号 Q Q SD RD R S 1.电路构成 2.逻辑功能的表示方法 (1)状态转移表(特性表) 表 5.2.4 或非门基本触发器的状态转移表 (2)次态方程 Qn+1 = SD + RDQn SD· RD = 0 (约束条件) 基本触发器的优点:线路简单 缺点:1.对输入信号的取值有限制 2.输入信号直接触发 第三节 钟控电位触发器 (钟控触发器) 特点:输入信号只决定触发器转移到什么状态; 而何时转移则由时钟脉冲CP来控制。 一、钟控SRFF(SR锁存器) 1.电路构成 图 5.3.1 钟控SRFF T 3.逻辑功能 (1)次态方程 CP=0时,Qn+1=Qn Qn+1=S+RQn SR=0 CP=1时, 2.钟控原理 图 5.3.2 时钟脉冲CP的波形 (2)功能表和激励表 表 5.3.1 钟控SRFF功能表

文档评论(0)

ctuorn0371 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档