- 1、本文档共28页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路逻辑设计试卷
数字电路逻辑设计(A卷)
填空题(本大题共22分)
1、(本小题3分)十进制数 126,对应8421BCD码 ,二进制数 ,十六进制数 。
2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。
3、(本小题4分)逻辑函数的反演式为 ;对偶式为 。
4、(本小题2分)三输入端TTL与非门如图所示,图中A点的电位为 F点的电位为 。
5、(本小题3分)八选一数据选择器电路如图,该电路实现的逻辑函数是F= 。
6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。
7、(本小题3分)逻辑函数,它的与非表达式为F= ;与或非表达式为F= ;或非—或非表达式为F= 。
8、(本小题2分)用555设计的多谐振荡器,要求振荡周期T=1~10s,电容C=100(F。则电阻R的范围是 。
二、(本题10分)图示电路中,A、B是输入数据变量,C3、C2、C1、C0是控制变量。写出输出Y的逻辑表达式,并说明该电路C3、C2、C1、C0为不同控制状态时是何种功能电路?
三、(本题8分)写出图示ROM阵列输出函数的逻辑表达式,列出真值表,说明逻辑功能。
四、(本题8分)用3线—8线译码器和必要的门电路实现逻辑函数。
五、(本题10分)已知JK信号如图所示,请分别画出主从JK触发器和负边沿JK触发器的输出波形。设触发器初始状态为0。
六、(本题15分)图示为序列信号发生器电路,它由一个计数器和一个四选一数据选择器构成。分析计数器的工作原理,确定其模值和状态转换关系;确定在计数器输出控制下,数据选择器的输出序列。设触发器初始状态为000。
七、(本题12分)画出用74161的异步清零功能构成的80进制计数器的连线图。
八、(本题15分)用D触发器设计一个按自然态序进行计数的同步加法计数器。要求当控制信号M=0时为5进制,M=1时为7进制(要求有设计过程)。
《数字电路逻辑设计》A卷
标准答案及评分标准
《数字电路逻辑设计》期末考试A卷
注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;
2、本卷共5页考卷纸,7道大题;
3、最后两页为草稿纸。
题目:
一、求解下列各题:(本题共20分,每小题4分)
1、用公式法化简逻辑函数
2、用卡诺图化简逻辑函数
无关最小项为;
3、图(a)所示为TTL电路,输入信号A、B、C的波形如(b)所示,对应画出输出信号的波形。
4、图示电路为发光二极管驱动电路,其中OC门的输出低电平VOL=0.3V,输出低电平时的最大负载电流IOL=12mA,发光二极管的导通电压VD=1.5V,发光时其电流10mA≤ID≤15mA。试问:
(1)如图所示两电路中,发光二极管各在什么情况下发光?
(2)电阻R1、R2的取值范围。
5、由555构成的单稳态触发器中,已知VCC=9V,R=27KΩ,C=0.05μF。估算输出脉冲的宽度tw。
二、试用八选一数据选择器及适当门电路实现下面逻辑关系(本题12分)。
F(A,B,C,D)=AB+ABCD+ACD+ACD+ABCD
三、由四位加法器74LS283、四位比较器74LS85构成的逻辑电路如图所示,A=A3A2A1A0,B=B3B2B1B0,A、B为四位二进制数,试分析该电路的逻辑功能。 (本题12分)
四、逻辑电路和各输入信号波形如图所示,画出各触发器Q端的波形。各触发器的初始状态为0。
(本题12分)
五、由移位寄存器74LS194和3—8译码器组成的时序电路如图所示,分析该电路。(1)画出74LS194的状态转换图;(2)说出Z的输出序列。(本题13分)
六、已知某同步时序电路的状态转换图如图所示。(1)作出该电路的状态转换表;(2)若用D触发器实现该电路时写出该电路的激励方程;(3)写出输出方程。(本题15分)
七、电路由74LS161和PROM组成。(1)分析74LS161的计数长度;(2)写出W、X、Y、Z的函数表达式;(3)在CP作用下。分析W、X、Y、Z端顺序输出的8421BCD码的状态(W为最高位,Z为最低位),说明电路的功能。(本题16分)
《数字电路逻辑设计》期末考试A卷
标准答案及评分标准
一、
1、
评分标准:分步酌情给分。
2、解:
评分标准:卡诺图画对得2分,化简后的式
您可能关注的文档
- 惠普的DV4拆机图解.doc
- 成套配电柜控制柜和动力照明配电箱安装-技术交底.doc
- 惠普微软终端服务配置手册(多终端服务器)12.doc
- 感应加热DIY教程.docx
- 恒定电流典型题.doc
- 我国动车组的发展及综合性能试验.doc
- 我国教槽料调查.doc
- 我国水泥工业物料计量技术.doc
- 成败决定心态.doc
- 成都八中高二2010级文科政治2012年3月月考题.doc
- 人教版英语5年级下册全册教学课件.pptx
- 部编人教版2年级上册语文全册教学课件含单元及专项复习.pptx
- 人教版8年级上册英语全册教学课件(2021年8月修订).pptx
- 教科版(2017版)6年级上册科学全册课件+课时练.pptx
- 人教版PEP版6年级英语下册全册教学课件(2022年12月修订).pptx
- 部编人教版2年级下册语文全册课件(2021年春修订).pptx
- 人教版数学6年级下册全册教学课件(2023年教材).pptx
- 湘少版5年级下册英语全册教学课件(2021年春修订).pptx
- 人教PEP4年级下册英语全册教学课件 [2}.pptx
- 人教版6年级上册英语全册教学课件.pptx
文档评论(0)