- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五触发器
第五章 触发器 5.1 触发器的特点与分类 5.2 触发器的结构与触发方式 5.3 触发器的逻辑功能及其描述方法 5.4 触发器的电气特性 5.5 用Multisim 10测试触发器功能 5.6 触发器的VHDL描述及其仿真 1. 了解触发器的特点及分类。 2. 掌握各类触发器的动作特点。 3. 掌握各类触发器的逻辑功能描述方法。 4. 了解触发器的电气特性。 5. 学会应用Multisim10 分析触发器的逻辑功 能。 6. 学会应用VHDL描述触发器电路。 5.1 触发器的特点与分类 5.1.1 触发器的基本特点 能够存储1位二值信号的基本单元电路统称触发器(Flip-Flop)。触发器是在逻辑门电路的基础上引入适当的反馈构成的,它具有记忆功能,能够保存1位二值信号,是时序逻辑电路的基本单元电路。 为了能够保存1位二值信号,触发器必须具备两个基本特点:一是触发器具有两个能自行保持的稳定状态,分别表示信号的逻辑0和逻辑1;二是在适当输入信号的触发作用下,触发器能够从一种稳定状态转变为另外一种稳定状态,当触发信号消失后,能够保持当前状态不变。 触发器在输入信号触发作用下,其稳定状态的转变包含4种情况:稳定状态从逻辑0变为逻辑1;稳定状态从逻辑1变为逻辑0;稳定状态从逻辑0变为逻辑0;稳定状态从逻辑1变为逻辑1。 5.1.2 触发器的分类 触发器的种类很多,按照电路结构的不同,触发器可以分为基本触发器、同步触发器、主从触发器、边沿触发器等。 这些不同电路结构的触发器在状态转变过程中具有不同的动作特点,触发信号的触发方式也不一样。 按照触发方式不同,触发器可以分为电平触发的触发器、脉冲触发的触发器、边沿触发的触发器。 按照触发器的逻辑功能分,可以分为RS触发器、JK触发器、D触发器、T触发器和 触发器。 根据触发器存储数据的原理不同,将触发器分为静态触发器和动态触发器两大类。静态触发器是靠电路状态的自锁存储数据的;动态触发器是通过在MOS管栅极输入电容上存储电荷来存储数据的。 触发器的电路结构和逻辑功能之间不存在固定的对应关系,用同一种电路结构可以实现不同逻辑功能的触发器,也就是说,同一种逻辑功能的触发器也以用不同的电路结构来实现。 触发器的触发方式是由其电路结构形式决定的,所以,触发器的电路结构与触发方式之间存在固定的对应关系。如果是采用同步RS结构的触发器,无论逻辑功能如何,一定是电平触发的触发器;如果是采用主从RS结构的触发器,无论逻辑功能如何,一定是脉冲触发的触发器。因此,同一种触发方式可以实现不同逻辑功能的触发器,也就是说,同一逻辑功能的触发器可以用不同的触发方式来实现。例如边沿触发方式可以实现D触发器,也可以实现JK触发器。 逻辑功能和触发方式是触发器的两个重要属性。 5.2 触发器的结构与触发方式 触发器按照电路结构形式,可以分为基本触发器、同步触发器、主从触发器、边沿触发器、维持阻塞触发器等,本节将按照触发器的不同电路结构,介绍各类触发器的工作原理及逻辑功能。 5.2.1 基本RS触发器 基本RS触发器是各类触发器中电路结构最简单的触发器,也是其它触发器的组成部分,因此基本RS触发器是最基本的触发器。 4. 集成基本RS触发器 常用的集成基本RS触发器分为两类,一类是CMOS集成基本触发器,一类是TTL集成基本触发器。CC4044、CC4043属于CMOS集成基本触发器,74LS279、74279属于TTL集成基本触发器。 5.2.2 同步触发器 基本RS触发器的特点是输入信号直接控制触发器的输出状态,只要输入信号发生变化,触发器就会根据其逻辑功能发生相应的变化,这就使电路的抗干扰能力下降,而且不便于多个触发器同步工作。在实际应用中,为了使多个触发器能够按照一定的节拍同步工作,就需要一个触发信号,当触发信号变为有效电平以后,触发器能够按照输入信号置成相应的状态。通常将这个触发信号称为时钟信号,记做CLK(或CP)。这种与时钟信号同步工作的触发器称为同步触发器或钟控触发器。 2. 同步D触发器 由于同步RS触发器要求输入信号满足RS=0的约束条件,使用时受到一定的限制。为了解决这个问题,就需要对电路进行改进。如果在同步RS触发器的输入端增加一个非门,电路结构如图所示,则约束条件RS=0可自动满足。这种触发器被称为同步D触发器,它适用于单输入信号的场合。 3. 同步JK触发器 在同步RS触发器的基础上,从Q和引出两条反馈线,构成另外一种有两个输入端的触发器,称为同步JK触发器,其逻辑电路图和逻辑符号图如图所示。 4. 同步T触发器 将同步J
原创力文档


文档评论(0)