- 4
- 0
- 约9.98千字
- 约 24页
- 2017-10-13 发布于江苏
- 举报
FPGA的对数字频率计的设计
本 科 毕 业 论 文
题目:基 于 FPGA 的 对 数 字 频 率 计的 设 计
学 院:计 算 机 信 息 与 工 程 学 院
专 业:电 子 信 息 科 学 与 技 术
班 级:2 0 0 6 级 电 子 班
姓 名:洪 晓 宁
学 号:2 0 0 6 1 2 0 3 0 0 2 7
指导老师:杨 国 权
基于FPGA的数字频率计的设计
洪晓宁
摘要:现场可编程门阵列的出现给现代电子设计带来了极大的方便和灵活性,使复杂的数字电子系统设计变为芯片级设计,同时还可以很方便地对设计进行在线修改。本文以设计个四位显示的十进制数字频率计为例,在片FPGA芯片上实现多位数字频率计的设计,来完成对FPGA和Quartus2的学习。在设计中,所有频段均采用直接测频法对信号频率进行测量,克服了逼近式换挡速度慢的缺点。
关键词:数字频率计;Verilog HDL;现玚可编程门阵列(FPGA);直接测量法
Construction of the Digital Cymometer Based on
原创力文档

文档评论(0)