- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DSP复习题答案
DSP复习题
填空
’C54x DSP中传送执行指令所需的地址需要用到 PAB 、CAB、DAB和 EAB 4条地址总线。
DSP的内部存储器类型可分为随机存取存储器(RAM)和只读存储器(ROM)。其中RAM又可以分为两种类型:
单寻址RAM(SARAM)和双寻址RAM(DARAM)。
’C54x DSP的内部总存储空间为192K字,分成3个可选择的存储空间:64K字的程序存储空间 、64K字的数据存储空间和64K字的 I/O空间 。
从功能结构上,’C54X DSP的CPU可以划分成运算部件 和 控制部件 两大部分。
’C54x DSP的寻址方式有七种,分别为立即寻址、绝对寻址、累加器寻址、直接寻址、 间接寻址 、存储器映象寄存器寻址、堆栈寻址。
在’C54x DSP寻址和指令系统中,Xmem和Ymem表示 16位双寻址操作数 ,Dmad为16位立即数,表示 数据存储器地址 ,Pmad为16位立即数,表示 程序存储器地址 。
’C54x DSP芯片采用了6级流水线的工作方式,即一条指令分为 预取指 、取指、译码、 寻址 、读数和执行6个阶段。
C54x DSP定时器由3个16位存储器映射寄存器组成:定时器寄存器(TIM)、 定时器周期寄存器(PRD)和 定时器控制寄存器(TCR)。
主机接口(HPI,Host Port Interface) 是TMS320C54x 系列定点芯片内部具有的一种接口部件,主要用于DSP与其他总线或CPU进行通信。
’ C54x DSP的指令系统有 助记符指令 和 代数指令 两种形式。
COFF目标文件中.text段通常包含 可执行代码 ,.data段通常包含己初始化的数据,.bss段中通常为 未初始化的数据 保留空间。
DSP芯片的开发工具可以分为 代码生成工具 和 代码调试工具 两类。
’C54x DSP的基本结构分为 CPU 、 存储器系统 以及片内外设与专用硬件电路三大类。
DARAM称为双寻址RAM,在单机器周期内能被访问 2 次 ,而SARAM(单寻址RAM),在单机器周期内个机器周期内只能被访问 1 次 。
C54x DSP 中有2个独立的 40 位累加器A和B,可以存放算术逻辑单元ALU或乘累加单元MAC的运算结果。
在直接寻址方式中,数据存储器地址由 偏移地址 和 数据页指针(DP)或堆栈指针(SP) 组成。
在循环寻址中,步长应 小于 循环缓冲区的长度。
’C54x DSP有 单条指令重复执行 和 程序块重复执行 两种重复操作。
’C54x DSP中中断可分为两大类: 可屏蔽中断 和 非屏蔽中断 。
’C54x DSP可能含有的片上外设主要有: 通用I/O引脚 、定时/计数器、 时钟发生器 、软件可编程等待状态发生器、可编程分区开关、 主机接口HPI和串行接口 。
’C54x DSP的串行口有 标准同步串行接口 、缓冲同步串口BSP、 多通道缓冲串行接口MCBSP 和时分多路同步串口TMD 四种。
在’C54x DSP寻址和指令系统中,符号MMR表示 存储器映像寄存器 ,TOS表示 堆栈顶部 ,BRC表示 块重复计数器 。
’C54x DSP的软件开发流程为:将一个或多个汇编语言程序(源程序)经过汇编和链接 ,生成 COFF 格式的可执行文件,再通过 软件仿真器 或 在线仿真器 的调试 ,最后将程序加载到用户的应用系统。
COFF目标文件中的段可以分为两大类,即 初始化的段 和 为初始化的段 。
在CCS常见的文件类型中,.asm为 源文件 ,
.out为 输出文件 。
DSP在本课程中的英文全称是 digital signal processor 。
DSP芯片普遍采用双存储空间的哈佛结构,即 程序指令存储 和 数据存储 分开,有各自独立的总线,比传统处理器的冯·诺伊曼结构有更快的指令执行速度。
根据芯片工作的数据格式,按其精度或动态范围,可将通用DSP划分为
文档评论(0)