阻抗匹配中的hyperlynx应用.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
阻抗匹配中的hyperlynx应用

/ 电子技术论坛 电子发烧友 阻抗匹配中的Hyperlynx 应用 张进东 2007-3-7 阻抗匹配中的Hyperlynx应用1 应用情景2 模型建立3 仿真及分析6 结论13 1 / 电子技术论坛 电子发烧友 应用情景 下面以一个电路设计为例,简单介绍一下PCB 仿真软件在设计中的使用。 下面是一个DSP 硬件电路部分元件位置关系(原理图和PCB 使用PROTEL99SE 设计), 其中DRAM 作为DSP 的扩展Memory(64 位宽度,低8bit 还经过3245 接到FLASH 和其它 芯片) ,DRAM 时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM 的数据、 地址和控制线是否需加串阻。下面,我们以数据线D0 仿真为例看是否需要加串阻。 2 / 电子技术论坛 电子发烧友 模型建立 首先需要在元件公司网站下载各器件IBIS 模型。 然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB 前仿真验证) 新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉 终端匹配电阻等。 下面,我们开始导入主芯片DSP 的数据线D0 脚模型。 左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS 模型中的对应管脚。 3 / 电子技术论坛 电子发烧友 点OK 后退到“ASSIGN Models ”界面。选管脚为“Output ”类型。 这样,一样管脚的配置就完成了。同样将DRAM 的数据线对应管脚和3245 的对应管脚 IBIS 模型加上(DSP 输出,3245 高阻,DRAM 输入) 。 下面我们开始建立传输线模型。 左键点 DSP 芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四 层板,在表层走线,所以要选用“Microstrip ”,然后点“Value ”进行属性编辑。这里,我们 4 / 电子技术论坛 电子发烧友 要编辑一些PCB 的属性,布线长度、宽度和层间距等,属性编辑界面如下: 再将其它传输线也添加上。 这就是没有加阻抗匹配的仿真模型(PCB 最远直线间距 1.4inch,对线长为 1.7inch)。现 在模型就建立好了。 5 / 电子技术论坛 电子发烧友

您可能关注的文档

文档评论(0)

zhuwo + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档