算数运算处理器之晶片设计ICDesignofMathematicalProcessor.PDFVIP

算数运算处理器之晶片设计ICDesignofMathematicalProcessor.PDF

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
算数运算处理器之晶片设计ICDesignofMathematicalProcessor.PDF

Journal of China Institute of Technology Vol.39-2008.12 算數運算處理器之晶片設計 IC Design of Mathematical Processor 廖鴻儒 陳建中 許能傑 中華技術學院 中華技術學院 中華技術學院 電子系講師 電子系研究生 電子系副教授 Department of Electronics Engineering, China Institute of Technology 摘 要 內建算術運算處理器為電子產品目前趨勢 ,嵌入式處理器主要具備彈性嵌入 之特性,一般嵌入式系統發展平台的處理器都偏向通用型功能,對於低成本的開 發產品,嵌入式處理器並不需要過於複雜結構來進行整合,因此,本文提出一種 精簡指令架構,可實現於低複雜度的嵌入式環境,其指令規劃可依設計者更換內 部模組的彈性設計,對於低成本的嵌入式系統環境整合開發,能提升嵌入式處理 器的使用效率。 本研究主要針對低複雜度的算術運算處理器進行 FPGA 雛型實現與晶片設 計,在FPGA 雛型的設計上,其電路結構只使用26 LEs (Logic Elements ,Altera Cyclone II )的相對閘級數。在 Full Custom 晶片設計上,採用製程為 TSMC 0.35 μm 、2P/4M 混合模式來設計,經實際晶片設計驗證,確實能實現於小面積晶 片設計,對於低複雜度的嵌入式系統整合環境,本晶片架構可有效整合於小面積 的系統晶片上。 關鍵詞:嵌入式處理器,算術運算處理器,全客戶設計,FPGA ABSTRACT In recently trend, the electronic products always built in mathematical Processor. The embedded processor can provide adaptive property for embedded system. For low-cost applications, it does not require complex functions and architecture in the processor with general purpose. In this paper, we design the simplified architecture circuit of mathematical processor and implement this prototype and chip. This architecture can be modified module for instructions depend on the designer. In 107 算數運算處理器之晶片設計 integrated system chip for the low-cost, this architecture design can improve the using efficiency of this processor. In this paper, we have designed the simplified architecture of mathematical processor and implemented FPGA prototype and chip. We employ

文档评论(0)

wendang_12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档