- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第28卷第5期 哈尔滨工程大学学报 V01.28№.5
ofHarbin
2007年5月 Joumal EngineeringUniversity May.2007
片上多处理器的层次化高速测试和验证技术
郭松柳1,汪东升1,姚文斌2
(1.清华大学微处理器与片上系统技术研究中心,北京100084;2.哈尔滨工程大学高可信计算技术研究中心,黑
龙江哈尔滨150001)
摘要:片上多处理器的体系结构具有高效、低功耗的特点,但由于整体逻辑规模较大,且存储系统有一致性的要
求,因此其模拟器测试和验证的计算量大、复杂度高,整体采用传统的形式化测试方法测试速度慢.运用分隔测试技
术可以在测试过程中降低整体计算的复杂度,将使用传统测试方法不能测试的复杂系统测试简单化;利用随机程序
生成技术可以减少测试人员编写测试程序的时间并加速发现系统的错误,并行测试技术可以快速低功耗检验片上
多处理器存储器系统的功能并具有良好的可扩充性.将上述测试方法集成在片上多处理器的测试中,能够对整体的
计算量进行合理的分割和并行化,迅速定位整个系统的错误,大大缩减所需要的测试时间,降低了测试人员的工作
量,提高测试结果的覆盖率和可信性.
关键词:片上多处理器;存储系统测试;并行测试;层次化验证
中图分类号:TP303文献标识码:A文章编号:1006—7043(2007)05一0566一05
Hierarchical verificationof
higllspeedtesting肌d
GUO Wen_bin2
Song—liul”,WANGDong—shen91,YAO
andSoC R&D lO0084,China;2.Centreof
(1.MicroprocessorTechnologyCenter,TsinghuaUniversity,Be巧ing HighDepend
150001,China)
abilityComputingTechn0109y,HarbinEngineeringUniversity,Harbin
a architecturewithlow
Abstract:CMP(Chip—Multi—Processor)ishighperformance power
thescaleofthe is a11 ofthe mustbe and
chip’slogichuge,andparts memorysystem
ofaCMP is andtime The of traditionalmeth—
testing systemcomplicatedconsuming.speedtestingusing
odsofverificationwillbe slow. the intodiscrete canreducecom—
very Breakingtestingprocess segments
the random
and workload, time.(Constrained
plexity computing savingsignificant program
al
您可能关注的文档
最近下载
- 生殖系统彩色图解.ppt
- 2023年变频器投资申请报告.docx VIP
- uapv63-1主子表单据操作手册预订单ver.1.pdf VIP
- 新高考数学解题研究——高考题型全归纳.pdf
- uap63攻略4课件1ria平台uapv63-ria单据开发.pdf VIP
- 应急器材使用及维护培训.pptx
- 中医科带状疱疹诊疗规范、诊疗路径.pdf
- 四川省成都市天府新区2023-2024学年七年级下学期语文期末考试试卷.docx VIP
- 2.3地域文化与城乡景观(课件)高一地理(人教版2019必修第二册).pptx
- 2.2地域文化与城乡景观 课件 2023-2024学年高一年级地理中图版(2019)必修第二册.pptx VIP
文档评论(0)