BESⅢ触发系统时钟同步与束团产生电路的设计与实现.pdfVIP

BESⅢ触发系统时钟同步与束团产生电路的设计与实现.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
BESIII触发系统时钟同步与束团产生电路的设计与实现 龚文煊过雅南王科刘振安 中国科学院高能物理研究所,北京100049 摘要:本文从系统角度介绍了束团信号发生器的设计及时钟同步信号提取插件的思路。 时钟同步信号提取插件是从束团信号中提取时钟同步信息,为北京谱仪触发系统,离线分析 系统,亮度检测系统等提供与束团相位固定的同步信号。束团信号发生器作为时钟同步信号 提取插件的测试系统,模拟北京正负电子对撞机加速器pick-up电极感应产生的高频、窄脉 冲束团信号以及旋转频率信号。束团信号的缺口可以通过FPGA灵活实现。 关键词:束团,窄脉冲,同步,缺口提取 ofclock andbunch circuitof Design synchronizinggenerationtrigger ofBESIII system zhen’an ke,Liu Gongwenxuan,Guoyanan,Wang Instituteof of 100049 HighEnergyPhysics,ChineseAcademySciences,Beijing articleintroducesofbunch theideaofthecircuitofclock Abstract:111is and design generation circuitofclock informationofclock synchronizing.Thesynchronizingpicksup synchronization. It fixed forthe of with BESIII,off-line synchronoussignal phase triggersystem provides and detection the ofthecircuitofclock analyzingsystemluminosity system.Astestingsystem and andnarrow rotate synchronizing,bunchgenerationgenerateshighfrequency pulsesignal ofbunch canbe FPGA. frequencysignal.Thegap signal generatedflexiblyby words:bunch,narrow Key pulse,synchronous,gappick-up ElectronPositronColliderII,BEPCII)是目 北京正负电子对撞机重大改造工程(Beijing III,BESIII)是其 前中国正在建设的的大科学工程之一,北京谱仪

文档评论(0)

聚文惠 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档