- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验五 数码管显示实验五 数码管显示
实验五 数码管显示
实验目的
掌握用verilog HDL的编程方法七段数码管显示;
掌握七段数码管的使用;
掌握对设计电路进行仿真。
实验设备
安装Quartus II软件的计算机
SmartEDA实验箱
实验内容
PART I : 数码管显示电路(基础)
实验原理
数字钟电路的设计主要包含三个部分:1) 秒信号产生;2) 时钟计数,包括分和秒的计数;3) 数码管的动态显示,将分和秒同时用数码管显示出来。
秒信号的产生
整个数字钟的基准时钟为核心板上所提供的48M晶振时钟,要将其转化成为秒时钟信号,需要对其进行计数分频。
时钟计数
由秒信号作为计数时钟,完成秒和分的计时。应分别由两个60进制的计数器来完成。
数码管的动态显示
要将分和秒的信息用数码管显示出来。为了完整的显示信息,至少需要4根数码管。由于4 根数码管的段码是复用(共用)的,所以需要对数码管进行动态管理。即通过位码的选择,使得在某一时刻将段码用于某根数码管,另一时刻则将段码用于另一根数码管,经过一段时间后再重复刚才的步骤。则只要位码的切换速度足够快,由于人眼的视觉停留效应,相关的数码管在感觉上都是一直处于显示状态。
实验程序
秒信号的产生
always @(posedge clk) //定义clock上升沿触发
begin
count = count + 1b1;
if(count == ___________) //0.5S到了吗?
begin
count = 25d0; //计数器清零
sec = _____; //置位秒标志
end
end
时钟计数
always @(negedge sec) //计时处理
begin
hour[3:0] = __________________; //秒加1
if(hour[3:0] == 4ha)
begin
hour[3:0] = ______________;
hour[7:4] = ______________; //秒的十位加一
if(hour[7:4] == ___________)
begin
hour[7:4] = __________;
hour[11:8] = hour[11:8] + 1b1; //分个位加一
if(hour[11:8] == _______)
begin
hour[11:8] = _______;
hour[15:12] = hour[15:12] + 1b1; //分十位加一
if(hour[15:12] == 4’h6)
hour[15:12] =______;
end
end
end
end
数码管的动态显示
//数码管动态扫描显示部分
always @(posedge clk) //count[17:15]大约1ms改变一次
begin
case(count[17:15]) //选择扫描显示数据
3d0:disp_dat = _____; //秒个位
3d1:disp_dat = _____; //秒十位
3d2:disp_dat = 4ha; //显示-
3d3:disp_dat = _____; //分个位
3d4:disp_dat = ________; //分十位
3d5:disp_dat = 4ha; //显示-
3d6:disp_dat = 8’h00; //时个位,本次实验不计小时
3d7:disp_dat = 8’h00; //时十位,本次实验不计小时
endcase
case(count[17:15]) //选择数码管显示位
3d0:dig_r = ___________; //选择第一个数码管显示
3d1:dig_r = ___________; //选择第二个数码管显示
3d2:dig_r = ___________; //选择第三个数码管显示
3d3:dig_r = ___________; //选择第四个数码管显示
3d4:dig_r = ___________; //选择第五个数码管显示
3d5:dig_r = 8 //不显示
3d6:dig_r = 8 //不显示
3d7:dig_r = 8 //不显示
endcase
end
always @(posedge clk)
begin
case(_______
文档评论(0)