北交通原实验1 HDB3码型变换.doc

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
北交通原实验1 HDB3码型变换

通信系统原理实验报告 HDB3码型变换 姓 名 学 号 班 级 成 员 老 师 时 间 2014年11月30日 一、实验目的 1、掌握HDB3编码规则、编码和解码原理。 2、了解锁相环的工作原理和定时提取原理。 3、了解输入信号对定时提取的影响 4、了解信号的传输时延 二、实验仪器 1、ZH5001A通信原理综合实验系统 一台 2、20MHz双踪示波器 一台 三、实验内容 (一)实验原理 1、HDB3编码规则 HDB3码全称三阶高密度双极性码,属伪三进制码。主要是为了应对AMI码中连“0”过多不易提取缺点而对AMI码进行改进的结果。它的编码规则是: 当连“0”码的个数不大于3时,HDB3编码规律与AMI码相同,即“1”码变为“+1”、“-1”交替脉冲; 当代码序列中出现4个连“0”码或超过4个连“0”码时,把连“0”段按4个“0”分节,即“0000”,并使第4个“0”码变为“1”码,用V脉冲表示。这样可以消除长连“0”现象。为了便于识别V脉冲,使V脉冲极性与前一个“1”脉冲极性相同。这样就破坏了AMI码极性交替的规律,所以V脉冲为破坏脉冲,把V脉冲和前三个连“0”称为破坏节“000V”; 为使脉冲序列仍不含直流分量,则必须使相邻的破坏点V脉冲极性交替; 为了保证(2)(3)两条件成立,必须使相邻的破坏点之间有奇数个“1”码。如果原序列中破坏点之间的“1”码为偶数个,则必须补为奇数,即将破坏节中的第一个“0”码变为“1”,用B脉冲表示。这时破坏节变为“B00V”形式。B脉冲极性与前一“1”脉冲极性相反,而B脉冲极性和V脉冲极性相同。 2、HDB3的译码 每个破坏点总与前一非“0”码元同极性。也就是说,从接收到的信号中找到破坏点V很容易,而V码及其前面三个码元必为连续的三个“0”,从而将恢复四个连“0”,再将所有“-1”变为“+1”后即可得到原码。 3、编解码电路 编译码电路采用集成芯片CD22103实现HDB3的编码工作。同时电路中采用运放完成对HDB3的输出进行电平变换,将输出变换为单极性或双极性码。其组成框图见下图 为进行HDB3编码,应将CD22103的三号引脚接+5V;AMI编码则将其接地。在编码过程中,将NRZ码及时钟信号作为输入,CD22103将输出两路并行信号+HDB3out(15号引脚)和-HDB3out(14号引脚)。两信号均为半占空比的正脉冲信号,分别与AMI或HDB3的正极性信号和负极性信号对应。两路信号经差分放大器后,得到AMI或HDB3编码。通过运放构成的相加器,HDB3将为单极性。在译码时,需将AMI或HDB3码变换为两路信号分别送到CD22103的第11、13引脚,这一变换有双/单变换电路完成。 4、定时提取 从基带信号中提取定时的原理框图见下图 首先波形变换电路将输入的基带信号变为单极性归零码,再利用窄带通滤波器取出位定时频率分量。若输入的基带信号中含有位定时分量,可不利用波形变换电路。窄带通滤波器要求选择性较好。 接下来是放大限幅电路,它将正弦波或准正弦波变换为方波脉冲。分频器起到分频与整形的作用。 锁相环由鉴相器、环路滤波器、压控振荡器和分频器2组成。鉴相器负责将输入信号经分频器1输出的信号与压控振荡器经分频器2的输出信号进行比较,它们的频率相等。压控振荡器经分频器3的输出信号频率和输入基带信号的码速频,即定时频率相等。 环路滤波器的作用是滤除PD的非线性作用产生的无用组合频率及干扰。 工作流程简述如下: 在接收端鉴相器将基准信号相位θi与压控振荡器经分频器2输出的本地信号的相位θo进行比较,当鉴相器的两个输入相位不一致时,鉴相器将产生误差信号——输出信号μd,μd经环路滤波器滤出高频分量及噪声后,输出电压μc,μc不断去调整压控振荡器的相位,直至获得精确相位为止,这样就使本地振荡器输出的信号经分频后锁定在鉴相器输入信号的相位上。这样就保证了压控振荡器经分频器3输出的位定时脉冲信号和输入基带的信号同步。 5、锁相环模块 锁相环模块见下图 系统工作中锁相环将接收端的256kHz时钟锁定在发射端256kHz的时钟上,获取系统同步时钟。 模块组成:锁相环、数字分频器、D触发器、环路滤波器、输入端贷通滤波器。 输入端由运放及阻容元件构成有源带通滤波器,中心频率256kHz。输入为幅度与周期均不恒定的准正弦信号。对信号限幅放大后,得幅度恒定,周

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档