- 1、本文档共25页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目5 智力竞赛抢答器的制作 5.1 项目描述 本项目制作的智力竞赛抢答器由JK触发器、集成门电路、LED发光二极管等组成,相关知识点:RS触发器、JK触发器、D触发器、T和触发器等。 1.项目要求 用集成触发器和与非门等元器件制作一个四人智力竞赛抢答电路。要求第一个按下抢答按钮者,其相应的发光二极管发光,表示此人抢答成功;而紧随其后的其他开关再被按下均无效,指示灯保持第一个开关按下时所对应的状态不变;电路具有复原功能,电路复原后可以进行下一轮抢答。 5.2 项目资讯 5.2.1 触发器概述 1.触发器的概念 触发器由逻辑门加反馈电路组成,能够存储和记忆1位二进制数。触发器电路有两个互补的输出端,用Q和表示。触发器的特点: (1)触发器具有两个能自保持的稳定状态。 (2)在外加输入信号触发时,触发器可以从一种稳定状态翻转成另一种状态。 2.触发器的类别 按照逻辑功能的不同,触发器分为RS触发器、JK触发器、D触发器、T 和 T′触发器。 按触发方式不同,触发器可分为电平触发器、边沿触发器和主从触发器等。 按照电路结构形式的不同,触发器分为基本触发器和时钟触发器。基本触发器是指基本RS触发器,时钟触发器包括同步RS触发器、主从结构触发器和边沿触发器。 按照构成的元件不同,分为 TTL触发器和 CMOS 触发器。 5.2.2 RS触发器 1.基本RS触发器 1)基本RS触发器电路结构 由两个与非门交叉耦合反馈构成基本RS触发器,图5-1为它的逻辑图和逻辑符号。和为信号输入端,低电平有效;Q和 为互补输出端。 2.同步RS触发器 1)电路组成 同步RS触发器是在基本RS触发器的基础上增加了两个由时钟脉冲CP控制的门电路G3、G4后组成的,如图5-3所示。图中CP为时钟脉冲输入端,简称钟控端CP,R和S为信号输入端。 5.2.3 JK触发器 1.同步JK触发器 1)电路结构 2)同步JK触发器的逻辑功能 当CP由0变为1后,J和K输入状态不同时,触发器翻转到和J相同的状态,即具有置0和置1功能;当J=K=0时,触发器保持原来的状态不变;当J=K=1时触发器具有翻转功能。在CP=1由1变0后,触发器保持原状态不变。 2.边沿JK触发器 同步触发器在 CP = 1 期间接收输入信号,如输入信号在此期间发生多次变化,其输出状态也会随之发生翻转,这种现象称为触发器的空翻。空翻现象限制了同步触发器的应用。为此设计了边沿触发器 边沿触发器只能在时钟脉冲 CP 上升沿 (或下降沿 )时刻接收输入信号,因此,电路状态只能在 CP 上升沿(或下降沿 )时刻翻转。在 CP 的其他时间内,电路状态不会发生变化,这样就提高了触发器工作的可靠性和抗干扰能力,防止了空翻现象。 1)逻辑功能 图所示为边沿JK触发器的逻辑符号,J、K为信号输入端,框内“”左边加小圆圈“°”表示逻辑非的动态输入,它实际上表示用时钟脉冲CP的下降沿触发。边沿JK触发器的逻辑功能和前面讨论的同步JK触发器的功能相同,因此,它的特性表、驱动表和特性方程也相同。但边沿JK触发器只有在CP脉冲下降沿到达时才有效,它的特征方程如下: 3.集成JK触发器 集成JK触发器常用的芯片有74LS112和CC4027,74LS112属TTL电路,是下降边沿触发的双JK触发器,CC4027属CMOS电路,是上升边沿触发的双JK触发器。74LS112和CC4027引脚排列如图所示。 5.2.4 D触发器 1.同步D触发器 1)电路组成 为了避免同步RS触发器同时出现R和S都为1的情况,可在R和S之间接入非门G5,如图5-14 a)所示,这种单端输入的触发器称为D触发器,图5-14 b)为逻辑符号,D为信号输入端。 2.边沿D触发器 同步触发器在 CP = 1 期间接收输入信号,如输入信号在此期间发生多次变化,其输出状态也会随之发生翻转,即出现了触发器的空翻。 边沿触发器只能在时钟脉冲 CP 上升沿 (或下降沿 )时刻接收输入信号,因此,电路状态只能在CP上升沿(或下降沿)时刻翻转。在CP的其他时间内,电路状态不会发生变化,这样就提高了触发器工作的可靠性和抗干扰能力。 逻辑功能 边沿D触发器也叫维持阻塞D触发器,它的逻辑符号如图5-18所示,D为信号输入端,框内“”表示动态输入,它表明用时钟脉冲CP的上升沿触发。它的逻辑功能和前面讨论的同步D触发器相同,因此,它们的特性表、驱动表和特性方程也都相同,但边沿D触发器只有在CP上升沿到达时才有效。 它的特性方程如下 3.集成D触发器 常用的D触发器有74LS74、CC4013等,74LS74为TTL集成边沿D触发器,CC4013为CMOS集成边沿D触发器,图为它们引脚排列图。 5.
文档评论(0)